新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 降采樣FIR濾波器的設(shè)計(jì)與硬件實(shí)現(xiàn)

降采樣FIR濾波器的設(shè)計(jì)與硬件實(shí)現(xiàn)

作者: 時(shí)間:2010-08-11 來(lái)源:網(wǎng)絡(luò) 收藏

由圖6所示的仿真結(jié)果可見(jiàn),在控制器的控制下,輸入的數(shù)據(jù)經(jīng)過(guò)之后,其輸出頻率降低一半。
3.3 綜合、布局和布線結(jié)果
上述設(shè)計(jì)可用QuartusⅡ9.O進(jìn)行綜合、布局和布線,選用stratixⅢ的器件EP3SL340F151713,所得到的硬件資源占用情況如圖7所示。此時(shí),該最高可以run到170.07 MHz,可以符合系統(tǒng)要求。

本文引用地址:http://2s4d.com/article/191625.htm


實(shí)際上,用OuartusⅡ9.0也可以對(duì)傳統(tǒng)方法設(shè)計(jì)出的濾波器進(jìn)行綜合、布局布線,并選擇同樣的器件。因?yàn)?,傳統(tǒng)的設(shè)計(jì)只是利用了系數(shù)的對(duì)稱特點(diǎn),而沒(méi)有對(duì)系數(shù)進(jìn)行分解。由于是直接和輸入相乘疊加,因此濾波器的硬件代碼最高只能跑到59.51MHz。其硬件資源占用情況如圖8所示。


比較圖7和圖8的報(bào)告結(jié)果可見(jiàn),本文提出的設(shè)計(jì)方法在LUT資源的占有和濾波器最高工作頻率方面都有明顯的改進(jìn)。從而解決了傳統(tǒng)設(shè)計(jì)需要專門對(duì)濾波器輸出信號(hào)進(jìn)行2倍而耗費(fèi)硬件資源的問(wèn)題。

4 結(jié)束語(yǔ)
本文通過(guò)基于matlab自帶的工具來(lái)對(duì)數(shù)字濾波器進(jìn)行原型設(shè)計(jì),給出了硬件資源占用少且工作頻率高的降采樣濾波器的實(shí)現(xiàn)方
案。該設(shè)計(jì)經(jīng)過(guò)modelsim軟件的功能仿真和QuartusⅡ軟件進(jìn)行綜合、布局布線驗(yàn)證,其均可達(dá)到系統(tǒng)要求。

濾波器相關(guān)文章:濾波器原理


濾波器相關(guān)文章:濾波器原理



上一頁(yè) 1 2 3 4 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉