新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > CCD系統(tǒng)下基于FPGA的PCI圖像采集卡設(shè)計(jì)與實(shí)現(xiàn)

CCD系統(tǒng)下基于FPGA的PCI圖像采集卡設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2012-04-28 來源:網(wǎng)絡(luò) 收藏

摘要:文章設(shè)計(jì)了一種基于圖像數(shù)據(jù)采集卡。以作為圖像數(shù)據(jù)采集卡的核心,通過LVDS傳輸技術(shù),異步FIFO,異步塊RAM,SRAM緩存乒乓操作等技術(shù),在核的基礎(chǔ)上實(shí)現(xiàn)了Initiator下的DMA傳輸;并基于VxWorks平臺(tái)編寫圖像采集卡的驅(qū)動(dòng)程序。經(jīng)測(cè)試和驗(yàn)證,圖像采集卡穩(wěn)定可靠,能夠?qū)崿F(xiàn)數(shù)據(jù)流為60Mb/s的圖像數(shù)據(jù)的高速傳輸。
關(guān)鍵詞:圖像采集;PCI總線;FIFO;DMA傳輸;VxWorks

0 引言
是一種高性能光電轉(zhuǎn)換式圖像傳感器。由于其幾何精度高、穩(wěn)定性好、噪聲小,廣泛用于遙感遙測(cè),天文測(cè)量等領(lǐng)域?,F(xiàn)實(shí)中許多利用單片機(jī)作為控制核心,并配備其他一些外圍電路實(shí)現(xiàn)CCD的數(shù)據(jù)采集,這種方式速度慢、集成度低。
由于CCD相機(jī)的精度和分辨率的不斷提高,以及對(duì)CCD成像本身可靠性要求的不斷提高,對(duì)數(shù)據(jù)采集采集速度、可靠性,以及易用性提出了更高的要求。本文設(shè)計(jì)的基于的PCI數(shù)據(jù)采集及回放系統(tǒng),系統(tǒng)設(shè)計(jì)以Xilinx的FPGA為核心,以LVDS芯片傳輸過來的CCD數(shù)據(jù)為源頭,運(yùn)用成熟的PCI總線傳輸技術(shù),實(shí)現(xiàn)了高速數(shù)據(jù)采集的功能。在VxWorks平臺(tái)下編寫了相應(yīng)的驅(qū)動(dòng)程序。經(jīng)測(cè)試和驗(yàn)證,該系統(tǒng)穩(wěn)定可靠,傳輸速率高,滿足應(yīng)用的要求。

1 系統(tǒng)的總體結(jié)構(gòu)以及原理
整個(gè)系統(tǒng)由模擬前端和采集后端組成,如圖1所示。前端主要由CCD鏡頭,CCD傳感器、垂直驅(qū)動(dòng)器、A/D轉(zhuǎn)換器、FPGA、電源管理電路以及高速串行總線接口LVDS組成。CCD鏡頭把光線聚焦在CCD傳感器的感光面上,CCD傳感器完成光信號(hào)到電信號(hào)的轉(zhuǎn)換。在驅(qū)動(dòng)器的控制下完成像素電荷的轉(zhuǎn)移,輸出模擬信號(hào),再經(jīng)過A/D轉(zhuǎn)換芯片把模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào),經(jīng)LVDS輸出到后端。

本文引用地址:http://2s4d.com/article/190453.htm

a.JPG


采集后端的硬件主要由LVDS芯片、用作緩存圖像數(shù)據(jù)的SRAM芯片、電源管理模塊、FPGA組成。FPGA是整個(gè)后端采集模塊的核心模塊,F(xiàn)P GA不僅要完成數(shù)據(jù)的采集、組織、傳輸,還要根據(jù)PCI規(guī)范配置成標(biāo)準(zhǔn)的PCI設(shè)備,進(jìn)行數(shù)據(jù)與主機(jī)之前的傳送。由于數(shù)據(jù)傳輸要求60Mb/s的速度,所以簡(jiǎn)單的單次傳輸不能滿足系統(tǒng)的整體需求。FPGA必須能支持DMA方式的數(shù)據(jù)傳送。為了使PCI圖像采集卡有更大的通用性,在修改最小的驅(qū)動(dòng)代碼的情況下跨平臺(tái)地使用,須把FPGA配置成能作為主動(dòng)發(fā)起DMA請(qǐng)求的PCI設(shè)備,從而屏蔽不同的橋芯片之間的差異。
本文主要關(guān)注采集后端,即PCI圖像采集卡的硬件、邏輯、以及軟件的設(shè)計(jì)與實(shí)現(xiàn)。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: FPGA CCD PCI 系統(tǒng)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉