新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > CPLD在無(wú)功補(bǔ)償控制儀鍵盤設(shè)計(jì)中的應(yīng)用

CPLD在無(wú)功補(bǔ)償控制儀鍵盤設(shè)計(jì)中的應(yīng)用

作者: 時(shí)間:2012-08-23 來(lái)源:網(wǎng)絡(luò) 收藏

摘 要:本以單片機(jī)80c196kc為核心,集、電度量計(jì)量、電能質(zhì)量監(jiān)測(cè)及通信于一體,能實(shí)時(shí)顯示電網(wǎng)的各項(xiàng)參數(shù),通過(guò)鍵盤可人工設(shè)定系統(tǒng)運(yùn)行的參數(shù)。單片機(jī)外圍芯片PSD8XX及復(fù)雜可編程邏輯器件()的使用不僅使系統(tǒng)的硬件電路簡(jiǎn)化,而且使系統(tǒng)的性能提高。本文將討論用來(lái)實(shí)現(xiàn)的鍵盤系統(tǒng),給出了硬件電路和軟件設(shè)計(jì)方法。

本文引用地址:http://2s4d.com/article/190010.htm

1 引言

裝置是用于補(bǔ)償電網(wǎng)無(wú)功功率的不足,提高功率因數(shù),保證供電系統(tǒng)安全運(yùn)行和節(jié)約電能的設(shè)備,其核心是。本控制儀集、電度量計(jì)量、電能質(zhì)量監(jiān)測(cè)及通信于一體,對(duì)電網(wǎng)參數(shù)進(jìn)行實(shí)時(shí)采樣與計(jì)算并把各項(xiàng)參數(shù)顯示在LCD上,還可通過(guò)鍵盤進(jìn)行系統(tǒng)參數(shù)設(shè)置,用于改變控制儀的運(yùn)行模式等。

控制儀的最小系統(tǒng)由單片機(jī)80C196KC和可編程單片機(jī)外圍接口芯片PSD834F2組成,這樣既省去了地址鎖存器和譯碼器等一些小規(guī)模芯片,使硬件電路得到了簡(jiǎn)化,又提高了系統(tǒng)的可靠性。系統(tǒng)運(yùn)行所需要的程序、數(shù)據(jù)和參數(shù)均放在PSD834F2中。用復(fù)雜可編程邏輯器件()取代一些數(shù)字器件擴(kuò)展系統(tǒng)的外圍電路,進(jìn)一步提高了系統(tǒng)的性能,還便于調(diào)試和維護(hù)。本文以下將具體介紹如何用CPLD來(lái)擴(kuò)展鍵盤和顯示電路。

2 鍵盤輸入模塊的硬件設(shè)計(jì)

鍵盤輸入主要用于現(xiàn)場(chǎng)電流變比,電容器組數(shù),單組電容器容量,電壓上、下限,諧波上限,控制儀地址編號(hào)等系統(tǒng)參數(shù)設(shè)置。而且與顯示模塊配合用于查看各相電壓、電流,無(wú)功功率,有功功率,功率因數(shù)等的情況。

設(shè)計(jì)鍵盤時(shí),如果采用軟件掃描的方式,雖然硬件電路簡(jiǎn)單,但掃描會(huì)耗去CPU不少時(shí)間,降低系統(tǒng)的整體性能;如果采用接口芯片8279來(lái)管理鍵盤,雖可代替CPU完成對(duì)鍵盤的控制,減輕CPU的負(fù)擔(dān),但8279體積大且功能單一。所以,本系統(tǒng)采用復(fù)雜可編程邏輯器件(CPLD)來(lái)設(shè)計(jì)鍵盤的接口電路,完成對(duì)鍵盤的掃描工作,當(dāng)有鍵按下時(shí),則產(chǎn)生中斷信號(hào)供CPU讀取掃描碼。除此之外,CPLD還可實(shí)現(xiàn)其它模塊的接口電路以及完成地址譯碼等功能。

本系統(tǒng)采用4X4鍵盤,其硬件電路如圖1:


圖1 4X4 鍵盤框圖

CPLD采用Lattice公司的ispLSI1016E-100L器件,該器件包括32個(gè)I/O引腳,4個(gè)專用引腳,集成密度為2000個(gè)PLD等效門,引腳至引腳的延遲為7.5ns,工作頻率為100MHz。該器件由集總布線區(qū)(GRP)和萬(wàn)能邏輯塊(GLB)構(gòu)成,GLB通過(guò)GRP連接起來(lái)。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉