新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > FGPA中底層內(nèi)嵌功能單元

FGPA中底層內(nèi)嵌功能單元

作者: 時間:2012-11-12 來源:網(wǎng)絡 收藏

功能模塊主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP和CPU等軟處理核(SoftCore)。現(xiàn)在越來越豐富的功能單元,使得單片F(xiàn)PGA成為了系統(tǒng)級的設計工具,使其具備了軟硬件聯(lián)合設計的能力,逐步向SOC平臺過渡。

本文引用地址:http://2s4d.com/article/189765.htm

DLL和PLL具有類似的功能,可以完成時鐘高精度、低抖動的倍頻和分頻,以及占空比調(diào)整和移相等功能。Xilinx公司生產(chǎn)的芯片上集成了 DLL,Altera公司的芯片集成了PLL,Lattice公司的新型芯片上同時集成了PLL和DLL。PLL 和DLL可以通過IP核生成的工具方便地進行管理和配置。DLL的結構如圖1-5所示。

典型的DLL模塊示意圖

典型的DLL模塊示意圖



關鍵詞: FGPA 底層 內(nèi)嵌

評論


相關推薦

技術專區(qū)

關閉