新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 利用16位DAC實(shí)現(xiàn)20位分辨率的設(shè)計(jì)

利用16位DAC實(shí)現(xiàn)20位分辨率的設(shè)計(jì)

作者: 時(shí)間:2007-03-29 來(lái)源:網(wǎng)絡(luò) 收藏
引言

  隨著DSP芯片處理數(shù)據(jù)能力的提高,數(shù)字信號(hào)處理系統(tǒng)的精度要求也越來(lái)越高??紤]到系統(tǒng)要求的是相對(duì)精度,而非絕對(duì)精度。為了獲得最佳相對(duì)精度,本文提出一種創(chuàng)新的解決方案,即在精密后端使用可編程增益放大器(PGA)。

系統(tǒng)框架結(jié)構(gòu)

  該系統(tǒng)主要包括以下幾個(gè)部分:DSP、、后端低通濾波電路以及兩個(gè)數(shù)字可編程運(yùn)放PGA205,如圖1所示。系統(tǒng)中DSP采用了TI公司的TMS320VC5402,它有一組程序總線和三組數(shù)據(jù)總線,高度并行性的算術(shù)邏輯單元ALU、專用硬件邏輯片內(nèi)存儲(chǔ)器、增強(qiáng)型HPI口和高達(dá)100MHz的CPU頻率,可以在一個(gè)周期里完成兩個(gè)讀和一個(gè)寫操作。

該系統(tǒng)主要包括以下幾個(gè)部分
圖1

  D/A采用了ADI公司的一種16位、低功耗數(shù)模轉(zhuǎn)換器AD7846,實(shí)現(xiàn)了高速同步數(shù)模轉(zhuǎn)換??删幊淘鲆娣糯笃鞑捎玫氖敲绹?guó)BB公司的具有低增益誤差的PGA205,它可采用4.5~18V的電源工作,通過(guò)與CMOS與TTL兼容的輸入端來(lái)設(shè)定增益,并能提供快速的穩(wěn)定時(shí)間。

硬件實(shí)現(xiàn)

  TMS320VC5402和AD7846是通過(guò)VC5402的并行I/O接口來(lái)實(shí)現(xiàn)數(shù)據(jù)交換,通過(guò)地址

線來(lái)對(duì)AD7846的四個(gè)數(shù)字邏輯進(jìn)行控制的。

  將CS和R/W均置為低電平時(shí),開(kāi)始向該DAC寫數(shù),經(jīng)過(guò)一段延時(shí),將LDAC置為高電平,CLR置為低電平,DAC進(jìn)行數(shù)模轉(zhuǎn)換。最后,將R/W和CLR均置為低電平,即將該DAC鎖存器清零。當(dāng)然,也可以通過(guò)CPLD來(lái)對(duì)其進(jìn)行控制。 圖2是DSP和AD7846接口電路,圖中省略了控制信號(hào)的電平轉(zhuǎn)換電路部分以及DAC的參考電壓供電電路(AD7846由AD1580提供1.25V的單極性參考電壓,AD7846最終輸出單極性峰峰值為1.25V的正弦波)。DAC后端低通濾波采用10階1kHz巴特沃斯低通濾波電路,有很好的幅頻特性。 AD7846在16bit條件下為1LSB,在此DAC后端的PGA達(dá)到穩(wěn)定狀態(tài)的建立時(shí)間必須足夠快,以便與具有相同DAC的轉(zhuǎn)換速度相匹配。此外,所選擇的PGA還必須具有盡可能低的噪聲,因?yàn)樗鼪Q定系統(tǒng)的信噪比(SNR)。為了解決這些問(wèn)題,本設(shè)計(jì)中的放大器采用PGA205運(yùn)算放大器,它具有滿足設(shè)計(jì)要求的速度、精度和快速建立時(shí)間。當(dāng)DAC輸出信號(hào)幅度很低時(shí)能使該系統(tǒng)達(dá)到20位精度,如圖3所示。 后端運(yùn)放電路由兩個(gè)可編程增益運(yùn)放PGA205串聯(lián)組成。該運(yùn)放電路可提供從G=1到G=16(即20、21、22、23、24)的可編程增益放大,從而達(dá)到使AD7846精度提高至20位的目的。增益輸入端具體輸入值詳見(jiàn)參考文獻(xiàn)[5]真值表。數(shù)字輸入端可直接與通用的CMOS和TTL邏輯元件直接接口,邏輯輸入端以接地端為基準(zhǔn)。如果數(shù)字輸入端不帶鎖存器,邏輯輸入的改變將立即選擇新的增益。邏輯輸入的開(kāi)關(guān)時(shí)間大約是0.5μs。

DSP和AD7846接口電路
圖2

當(dāng)DAC輸出信號(hào)幅度很低時(shí)能使該系統(tǒng)達(dá)到20位精度, 后端運(yùn)放電路由兩個(gè)可編程增益運(yùn)放PGA205串聯(lián)組成

圖3

  增益改變的響應(yīng)時(shí)間等于開(kāi)關(guān)時(shí)間加上放大器穩(wěn)定到與新選擇的增益相對(duì)應(yīng)的新輸入電壓所需要的時(shí)間。對(duì)于0.01%的精度,當(dāng)G=1時(shí),穩(wěn)定時(shí)間為2.5μs,當(dāng)G=16時(shí),穩(wěn)定時(shí)間為5μs。本系統(tǒng)中,使用外部邏輯鎖存器鎖存來(lái)自高速數(shù)據(jù)總線的增益控制信號(hào)。使用外部鎖存器可以把高速的數(shù)字總線與敏感的模擬電路分開(kāi),應(yīng)使鎖存電路盡可能遠(yuǎn)離模擬電路以避免將數(shù)字噪聲耦合到模擬電路中。

軟件設(shè)計(jì)

  在通信、儀器儀表和控制等領(lǐng)域的信號(hào)處理系統(tǒng)中,通常通過(guò)下述兩種方法來(lái)產(chǎn)生所需波形,一種方法為使用算法直接產(chǎn)生精度高,所占的存儲(chǔ)空間較??;另一種為查表法,如果要有高的精度則要使用很大的表來(lái)記錄,從而占有較多的存儲(chǔ)空間,但是實(shí)時(shí)性較第一種方法好,本設(shè)計(jì)采用第二種方法,限于篇幅,DSP源程序略去。

系統(tǒng)設(shè)計(jì)應(yīng)注意的幾個(gè)問(wèn)題

  AD7846有單極性(0~5V,0~10V輸出范圍)、雙極性(5V,10V輸出范圍)兩種工作方式。單極性工作時(shí),需將VREF接設(shè)計(jì)所需的正參考電壓,而將VREF接地;雙極性工作則需將VREF+、VREF-分別接設(shè)計(jì)所需的正負(fù)參考電壓。另由于AD7846有片內(nèi)集成運(yùn)放,如果將RIN腳接地,其輸出范圍為2VREF-~2VREF+;如果將RIN腳與VOUT腳短接,則其輸出范圍為VREF-~VREF+。

  高速系統(tǒng)特別是模擬數(shù)字混合系統(tǒng)要尤其注意接地問(wèn)題。除了電源端相連外,數(shù)字地和模擬地要分開(kāi)。另外,對(duì)于高速系統(tǒng)使用大面積地阻抗非常重要。電源與器件盡量靠近,并在總的電源輸入端跨接大容量的去耦電容。

  信號(hào)走線時(shí),應(yīng)避免數(shù)字、模擬信號(hào)交叉走線,如必須交叉,盡可能直角交叉。盡量采用多層布線,相鄰層的走線盡量正交。

結(jié)束語(yǔ)

  利用DSP強(qiáng)大的運(yùn)算處理能力,將其與AD7846、PGA205結(jié)合在一起(其中AD7846由AD1580提供1.25V的參考電壓),從而實(shí)時(shí)地產(chǎn)生高精度的波形。實(shí)現(xiàn)了較高的精度和較好的實(shí)時(shí)性。

參考文獻(xiàn)
1 D.E.約翰遜, J.L.希爾伯恩. 有源濾波器的快速實(shí)用設(shè)計(jì)
2 'TMS320C54x DSP Reference Set', CPU and Peripherals, Volume 1, 2001
3 'TMS320C54x DSP Reference Set',Enhanced Peripherals, Volume 5, 1999
4 AD7846 16-Bit Voltage output DAC Datasheet. Analog Devices Inc
5 Burr-Brown Ix Data Bood-liner Products.1995



關(guān)鍵詞: DAC 分辨率

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉