新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于ADSP-TS101的高速數(shù)字電路設(shè)計(jì)與仿真

基于ADSP-TS101的高速數(shù)字電路設(shè)計(jì)與仿真

作者: 時(shí)間:2009-07-02 來(lái)源:網(wǎng)絡(luò) 收藏
(3)對(duì)于關(guān)鍵的信號(hào)線是否采取了最佳措施,如長(zhǎng)度最短,加保護(hù)線,輸入線及輸出線被明顯地分開。
(4)模擬電路和數(shù)字電路部分,是否有各自獨(dú)立的地線。
(5)后加在PCB中的圖形(如圖標(biāo)、注標(biāo))是否會(huì)造成信號(hào)短路。
(6)對(duì)一些不理想的線形進(jìn)行修改。
(7)在PCB上是否加有工藝線,阻焊是否符合生產(chǎn)工藝的要求,阻焊尺寸是否合適,字符標(biāo)志是否壓在器件焊盤上,以免影響電裝質(zhì)量。
(8)多層板中的電源地層的外框邊緣是否縮小,如電源地層的銅箔露出板外容易造成短路。

本文引用地址:http://2s4d.com/article/188863.htm


2 仿真結(jié)果
2.1 不同串行端接電阻的仿真

圖5為使用不同的端接方式后的信號(hào)源端與負(fù)載端的波形,圖5(a)為信號(hào)源端的波形,圖5(b)為信號(hào)負(fù)載端的波形。圖5中,1為未加端接前信號(hào)源端與負(fù)載端的波形;2為使用串行端接方式(端接電阻50 Ω)后的信號(hào)波形;3為使用戴維寧端接方式(上拉電阻100 Ω,下拉電阻100 Ω)后的信號(hào)波形;4為使用簡(jiǎn)單并行端接方式(下拉電阻50 Ω)后的信號(hào)波形;5為使用RC并行端接方式(下拉電阻50 Ω,電容0.1μF)后的信號(hào)波形。

由圖5可見,幾種阻抗匹配的端接方式都能不同程度地抑制了信號(hào)的反射,說明在存在較大反射的電路中使用合適的端接方式能夠收到很好的效果。
2.2 鏈路口仿真
第一組:TS D1 Link0和TS D2 Link2連接LCLKIN信號(hào),該信號(hào)印制線較長(zhǎng)且速度要求較高(LAY 7層)。
測(cè)試條件:輸入同步脈沖序列0-1010-1010-1010,頻率125 MHz,抖動(dòng)10 ps,該序列為模仿CLKIN時(shí)鐘信號(hào)得到的信號(hào)波形,如圖6所示。

圖6中加粗部分為輸入,細(xì)線為輸出。由圖可知,信號(hào)基本保持了完整性,上升沿和下降沿的單調(diào)性未發(fā)生改變。雖然仿真頻率高達(dá)125 MHz,但是波形的完整性保持完好。
第二組抽取Lay 6層的Link走線最長(zhǎng)的一組進(jìn)行分析,以D4 Link3和D8 Link3的連接為例。思路同上,仿真波形如圖7所示。

情況比Lay 7層稍差,但過沖在420 mV左右,滿足條件。


3 結(jié) 語(yǔ)
隨著電路的發(fā)展,PCB密度、速度的提高,以及工藝方面的限制,信號(hào)完整性及電磁兼容問題會(huì)越來(lái)越突出,但只要依據(jù)一定的設(shè)計(jì)準(zhǔn)則,通過仿真軟件,可以把高速設(shè)計(jì)中的問題解決好。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉