新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 適用于平板顯示器的HV632解析方案

適用于平板顯示器的HV632解析方案

作者: 時間:2012-05-08 來源:網(wǎng)絡(luò) 收藏

的結(jié)構(gòu)原理

本文引用地址:http://2s4d.com/article/186467.htm

的結(jié)構(gòu)框圖如圖2所示。根據(jù)結(jié)構(gòu)圖簡述其工作原理:8位二進(jìn)制總線數(shù)據(jù)通過D1~D8口輸入到Data Latch(數(shù)據(jù)鎖存器)中,在移位時鐘(Shift Clock)的上下沿分別進(jìn)行鎖存,每16個Shift Clock脈沖為一組,因此可以鎖存32個8位二進(jìn)制數(shù)據(jù),在第一個Shift Clock脈沖的上升(或下降)沿讀入的數(shù)據(jù)鎖存到Data Latch1,并與高壓輸出out1相對應(yīng),依此類推,最后一個8位二進(jìn)制數(shù)據(jù)鎖存到Data Latch32中,并與高壓輸出HVout32相對應(yīng)。每一個數(shù)據(jù)鎖存器鎖存的數(shù)據(jù)都會在Comparator(比較器)中與8 B Counter(8位計數(shù)器)的輸出進(jìn)行比較,當(dāng)鎖存器中的數(shù)據(jù)與8位計數(shù)器的輸出相匹配時,高壓輸出HVout跳變。因?yàn)樵?位計數(shù)器是一個可逆計數(shù)器,所以在一個完整的可逆計數(shù)周期內(nèi),會有兩次相匹配的情況,隨著D~D8輸入的不同,輸出的脈沖寬度會隨之改變,從而達(dá)到脈寬調(diào)制的作用。

Logic部分

圖2所示的HV結(jié)構(gòu)框圖中含有2個Logic部分,其中一部分指的是連接比較器和異或門的邏輯部分,該部分的電路實(shí)際上就是一個帶有置位功能邊沿的D觸發(fā)器,置位信號通過BLANK作用,BLANK為高時,高壓輸出全為低電平。另外,BLANK在計數(shù)器中也有作用,因此,在介紹該芯片引腳功能時指出,BLANK信號具有重置計數(shù)器和高壓輸出的功能。Logic的另一部分指的是連接有輸入信號CSI和Shiftclk,輸出信號CSO的部分。該電路的作用就是實(shí)現(xiàn)片選信號的輸入與輸出,每一個輸入信號CSI脈沖的到來,都會產(chǎn)生一個片選輸出脈沖,每一個CSI和CSO信號之間都相隔16個Shift Clock脈沖,又因?yàn)镾hift Clock是雙沿觸發(fā),從而在一組CSI和CSO信號之間能夠讀入32個8位二進(jìn)制數(shù)據(jù),實(shí)現(xiàn)32通道的輸出。該結(jié)構(gòu)的仿真波形如圖3所示。

高壓輸出部分

高壓輸出部分實(shí)現(xiàn)了低壓驅(qū)動高壓,其電路是模擬的,因此,利用Spice語言進(jìn)行了描述和模擬,最終結(jié)果顯示,該電路確實(shí)實(shí)現(xiàn)了低壓驅(qū)動高壓。其結(jié)構(gòu)利用Spice語言描述如下:

仿真結(jié)果見圖4。

輸入信號存在這樣的邏輯關(guān)系A(chǔ)=C=~B,這是由和該結(jié)構(gòu)相連的前一個邏輯結(jié)構(gòu)的輸出決定的,3個輸入信號的電位最高均不超過5 V。由圖可以看出,當(dāng)A為高電平時,輸出Y=0;當(dāng)A為低電平時,輸出Y=Vpp,Vpp為80 V高壓,由此實(shí)現(xiàn)了低壓驅(qū)動高壓。

其他部分

Data Latch(數(shù)據(jù)鎖存器)采用由二選一選擇器組成的邊沿D觸發(fā)器實(shí)現(xiàn)數(shù)據(jù)鎖存:在CP的下降沿到來時,輸出Q隨著輸入D的變化而變化;在CP的上升沿到來時,起到鎖存作用。該數(shù)據(jù)鎖存器結(jié)構(gòu)簡單,便于集成。

8b Counter(8位計數(shù)器)是一種以二選一選擇器組成的觸發(fā)器作為其主體、帶有加減控制模塊的單時鐘結(jié)構(gòu)8位可逆計數(shù)器,具有異步置位功能。其置位信號就是BLANK,高電平有效。


上一頁 1 2 下一頁

關(guān)鍵詞: 632 HV 平板顯示器 方案

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉