新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > ADl871型模/數轉換器的應用

ADl871型模/數轉換器的應用

作者: 時間:2012-08-27 來源:網絡 收藏

一并行信號計數8位產生一個脈沖;

SIGNAL Q4:INTEGER RANGE 0 TO 3;

--有用信號選擇,選擇32位中的24位;

筆者用MaxPlus II對以上設計進行仿真后得到圖3所示的時序圖,完全滿足設計要求,從圖3可以看出串行輸入的數據(shiflin)變成并行的數據(shiftout) 輸出,在此過程中數據延時8個周期,每個txts的上升沿提取數據能保證數據的正確性。因為從數據的變動到txts的上升沿有400ns,大于FPGA的數據建立時間(25ns~50ns),可以保證提取數據的正確性。

3 小型采樣系統(tǒng)

圖4示出采用構成的采樣系統(tǒng)結構。整個系統(tǒng)在1個FPGA上實現,分為3部分:并轉換塊;ADC控制和配置;UART通信。

具體的功能是實現ADC的初始化、信號的采集存儲及UART通信。

工作原理是由ADC控制塊來接收PC的數據,轉發(fā)控制數據到ADC,對ADC的工作狀態(tài)進行配置。完成后ADC采樣并儲存在FIFO中,通過控制向單片機傳送數據。

從仿真結果看,整個系統(tǒng)的工作正常,說明接口設計的正確性和可行性。

4 結束語

構成的數據采集系統(tǒng)具有高分辨率、寬動態(tài)范圍、高信噪比等特點,特別適用于高精度數據采集系統(tǒng)。∑-△型ADC具有抗干擾能力強、量化噪聲小、分辨率高、線性度好、轉換速度較高、價格合理等優(yōu)點,因此越來越多地受到電子產品用戶及設計人員的重視。解決這類ADC的接口問題在實際設計中具有重大意義。筆者設計的接口使單片機從接收數據的困境中解脫出來,大大提高了單片機的采樣速率,原來處理一幀數據需要讀64次,現在只需要6次,在12位輸出的情況下只需要4次,也就是說采用FPGA后單片機的I/O口可以達到1MHz/6=166.66kHz 的采樣速率,大大超過了96kHz的采樣速率,使單片機有時間對數據進行一些處理。

更多資訊請關注:21ic擬頻道


上一頁 1 2 下一頁

關鍵詞: ADl 871 數轉換器

評論


相關推薦

技術專區(qū)

關閉
×

Digikey let's do
· 2025年第1期限时报名开启,5月8日截止
· Digikey助力,提供一站式免费器件支持
· 跟大佬一起 【DIY 功率监测与控制系统】