關 閉

新聞中心

EEPW首頁 > 工控自動化 > 設計應用 > 新型時鐘日歷芯片DS12C887的應用設計

新型時鐘日歷芯片DS12C887的應用設計

作者: 時間:2011-03-29 來源:網(wǎng)絡 收藏

實時的地址分布如圖1所示,內(nèi)部的所有地址都包括113字節(jié)的通用RAM,另外還有11字節(jié)RAM用來存儲時間信息,4字節(jié)RAM用來存儲控制和狀態(tài)信息(稱為控制寄存器)。除以下情況外,所有128字節(jié)RAM都可以直接讀寫;
(1)寄存器C和D為只讀;
(2)寄存器A的第7位為只讀;
(3)秒字節(jié)的高位為只讀。

本文引用地址:http://2s4d.com/article/162244.htm

c.JPG



2 硬件接口電路
圖2所示為C8051F020與DS12887的硬件接口電路原理圖。圖中,C8051F020選用內(nèi)部振蕩器,的MOT引腳接地,以選用MOTO-ROLA總線時序。本的RAM作為C8051F020外部存儲器進行讀寫,因而程序簡單,指令執(zhí)行時間短。C8051F020外部的存儲器接口可以位于低端口或者高端口,并可通過對外部存儲器接口配置寄存器(EMIOCF)和外部存儲器接口控制寄存器(EMIOCN)進行設置,其中外部存儲器模式應為帶塊選擇的分片方式,并應確定外部存儲器的首地址。如果沒有此功能,最好將片i.jpg選接ECU地址總線高字節(jié)。對于51單片機來說,一般可將P2口用于控制信號,P0口作為數(shù)據(jù)通道。

f.JPG

存儲器相關文章:存儲器原理


電荷放大器相關文章:電荷放大器原理
電容傳感器相關文章:電容傳感器原理


評論


相關推薦

技術專區(qū)

關閉