新聞中心

EEPW首頁 > 手機與無線通信 > 設(shè)計應(yīng)用 > 高性能鎖相環(huán)PE3293及其應(yīng)用

高性能鎖相環(huán)PE3293及其應(yīng)用

作者: 時間:2004-12-07 來源:網(wǎng)絡(luò) 收藏
摘要:在無線通信中,降低頻率合成器的相位噪聲和抑制其相應(yīng)的寄生輸出,一直是設(shè)計者追求的目標。是Peregrine公司生產(chǎn)的1.8GHz/550MHz雙模整數(shù)分頻集成鎖電路,它具有超低的寄生輸出。文中介紹了的特點功能和組成原理,給出了在頻率綜合器設(shè)計中的電路。

關(guān)鍵詞:頻率合成器;相位噪聲;寄生輸出;PLL;PE3293

1 引言

在無線中,相位噪聲和寄生輸出是頻率合成器的關(guān)鍵參數(shù)。PHS、GSM和IS-54等相位調(diào)制蜂窩系統(tǒng)的RF系統(tǒng)設(shè)計均需要低噪聲的頻率合成模塊,同時頻率切換時間和寄生輸出的抑制對系統(tǒng)也很重要。頻率合成器作為一種高質(zhì)量的信號源,與電子系統(tǒng)的性能有很大關(guān)系。在通信系統(tǒng)中,使用高穩(wěn)定的信號源,可以充分利用頻率資源。實際上,在電子對抗、導(dǎo)航等電子系統(tǒng)中,高指標的信號源會給系統(tǒng)帶來良好的性價比,從而為系統(tǒng)設(shè)計師提供可靠的技術(shù)保障。

頻率合成主要有直接式、鎖相式和直接數(shù)字式三種方法。其中直接式頻率合成法由于輸出的諧波、噪聲及寄生頻率均難以抑制而較少采用;目前廣泛采用的直接數(shù)字式頻率合成方法也面臨輸出頻率上限難以提高和寄生輸出難以抑制兩個難題。而鎖相式頻率合成器是七十年代鎖相技術(shù)發(fā)展和的結(jié)果,隨著集成化程度的越來越高,各種控制電路、程序分頻器、鑒頻/鑒相器等數(shù)字電路目前已可集成到一個芯片中。因此,現(xiàn)在,許多微波和毫米波頻率合成器的設(shè)計往往采用鎖相式的頻率合成方法來實現(xiàn)。

2 PE3293的特點功能

2.1 主要特點

PE3293是Peregrine公司生產(chǎn)的一款1.8GHz/550MHz雙模整數(shù)分頻集成鎖,它內(nèi)部集成了脈沖整形電路、鑒頻/鑒相器電路、預(yù)分頻、程序分頻器、32/33和16/17兩個雙模式分頻器、控制電路和鎖相指示等電路。由于該IC采用了Peregrine的UTSi CMOS專利技術(shù),因此,它的寄生輸出成分在整個工作頻段內(nèi)都極低。PE3293具有以下特點:

●采用先進的寄生輸出抑制技術(shù),具有非常好的相位噪聲特性和較高的頻率穩(wěn)定度;

●具有32/33和16/17兩個雙模式分頻器?其中前者的工作頻率能達到1.8GHz,后者的工作頻率能達到500MHz;

●功耗很小,采用雙環(huán)工作模式時,其典型工作電流為4mA;

●工作電壓為2.7~3.3V;

●具有24腳BCC和20腳TSSOP兩種封裝形式;

●可用于PCS基站、CDMA和手持式無線產(chǎn)品中。

2.2 引腳說明

PE3293具有圖1和圖2所示的兩種封裝形式?其中 24腳BCC封裝只比20腳TSSOP封裝多4個保留引腳,其余引腳的引腳定義均相同,表1所列是20腳TSSOP封裝的引腳定義。

表1 PE3293(以20腳TSSOP封裝為例)的引腳定義

序 號名 稱類 型

功 能 描 述

1N/C 不連接
2VDD 電源,2.7~3.3V,需用一個電容就近旁路接地
3CP1輸出PLL1內(nèi)部的脈沖成形輸出,用作外部VCO的輸入驅(qū)動
4GND 地端
5fin1輸入從PLL1(RR)VCO來的預(yù)分頻器輸入,最大頻率為1.8GHz
6Dec1 PLL1的電源去耦端,有必要用一個電容就近接地
7VDD1 PLL1預(yù)分頻器的電源,一般經(jīng)3.3kΩ的電阻連到VDD
8fr輸入參考頻率輸入
9GND 地端
10f0LD輸出復(fù)用器輸出,包括PLL1和PLL2主計數(shù)器或參考計數(shù)器輸出/時鐘檢測信號,以及移位寄存器移出數(shù)據(jù)
11Clock輸入CMOS時鐘輸入,在時鐘信號的上升沿,各種計數(shù)器的串行數(shù)據(jù)將送入21bit的移位寄存器
12Data輸入二進制串行數(shù)據(jù)輸入,為CMOS輸入數(shù)據(jù),MSB先,2bit的LSB為控制比特
13LE輸入負載使能CMOS入,當LE為高時,21bit的串行移位移位寄存器中的數(shù)據(jù)字將被送入相應(yīng)的四個鎖存器之一中(由控制比特決定)
14VDD2輸出PLL1預(yù)分頻器的電源,使用時經(jīng)3.3kΩ的電阻連到VDD0
15Dec2輸出PLL1的電源去耦端,有必要用一個電容就近接地
16fin2輸入從PLL1(IF)VCO來的預(yù)分頻器輸入,最大頻率為500MHz
17GND 地端
18CP2輸出PLL1內(nèi)部的脈沖成形輸出,用作外部VCO的輸入驅(qū)動
19VDD 2.7~3.3V電源,需經(jīng)一個電容就近接地
20VDD 電源,2.7~3.3V,需經(jīng)一個電容就近接地

3?。校牛常玻梗车慕M成原理

PE3293的功能原理框圖如圖3所示,它主要由21-bit串行控制寄存器、一個復(fù)用輸出器以及鎖PLL1和PLL2組成。每個PLL都有一組除N的整數(shù)主計數(shù)器、一個參考計數(shù)器、一個鑒相器以及帶內(nèi)部補償電路的內(nèi)部脈沖成形器,而每個除N的整數(shù)主計數(shù)器則包括一個內(nèi)部雙模預(yù)分頻器,可用作計數(shù)和小數(shù)累加。

串行數(shù)據(jù)輸入端Data輸入的數(shù)據(jù)可在時鐘Clock 的上升沿逐次移入21bit的移位寄存器,其中MSB?M16?最先輸入,當LE為高時,數(shù)據(jù)送入最后2位地址位所決定的21bit的移位寄存器的相應(yīng)地址中。圖4所示是PE3293的寄存器位。如果將fLD用作數(shù)據(jù)輸出,那么移位寄存器中的S20 的內(nèi)容將在Clock 的下降沿送入fLD,這樣,PE3293和相應(yīng)的器件就構(gòu)成了環(huán)狀結(jié)構(gòu)。

PLL1(RF)的VCO頻率fin1的大小與fr的值有關(guān),它們之間的關(guān)系如下:

fin1=[(32M1)+A1+(F1/32)]?fr/R1?

值得注意的是,為了獲得連續(xù)的信道,必須滿足A1小于等于M1,而且fin1必須大于等于1024倍的(fr/R1)。

PLL2(IF)的VCO頻率fin2的大小與fr的值有關(guān),它們的關(guān)系如下:

fin2 =[16M2+A2+(F2/32)](fr/R2)

同理,為了獲得連續(xù)的信道,必須滿足A2小于等于M2,fin2必須大于等于256倍的(fr/R2)。

F1可用于決定PLL1的分頻比,如果F1為偶整數(shù),那么,PE3293可自動化簡分頻數(shù)。比如,F1等于12時?分數(shù)12/32將自動化簡為3/8這樣,分母就可能為2,4,8,16和32。相應(yīng)地,F2可用于決定PLL2的分頻比。

圖4

4?。校牛常玻梗车牡湫蛻?yīng)用電路

PE3293非常適合基于PCS基站的CDMA無線通信系統(tǒng),它能保持很低的相位噪聲和寄生輸出成分,而且功耗非常低,使用也很方便,幾乎不需要多少外圍電路。它的另一個優(yōu)點是具有一個高阻VCO輸入引腳,因此這就避免了在VCO、PLL和RF電路中使用功分器的麻煩。

在頻率綜合器的設(shè)計中,環(huán)路濾波器的優(yōu)化設(shè)計要權(quán)衡很多因素,環(huán)路帶寬一般定為步進頻率的10%。對二階環(huán)來說,PE3293可以提供快速的鎖定時間,而且環(huán)路帶寬的增加還可以減少鎖定時間,但過寬又會導(dǎo)致系統(tǒng)穩(wěn)定性變差。如果對鎖定時間的要求不是很高的話,較窄的二階環(huán)可殘留較少的FM?而且不需要增加額外的器件;而三階環(huán)在鎖定時間和殘留FM中可進行較好的協(xié)調(diào)。PE3293器件中的PLL自帶接地電容和成形電路,其中PLL1自帶50pF的接地電容,而PLL2自帶100pF的接地電容。對于窄帶環(huán)路濾波來說,這些電容是相對透明的。但隨著環(huán)路帶寬的增加,內(nèi)部電容將起主要作用,它將限制環(huán)路帶寬。而對大多數(shù)應(yīng)用系統(tǒng)來說,這不是考慮的主要因素。比如,當PLL1用作步進頻率為80kHz時,環(huán)路帶寬可以為8kHz。這對于二階環(huán)和三階環(huán)的環(huán)路濾波器的設(shè)計來說,利用Peregrine公司的軟件Int-N_PD_LPF很容易實現(xiàn)。該軟件可以在Peregrine公司的主頁上免費下載。

數(shù)據(jù)輸入端Data輸入的數(shù)據(jù)在時鐘輸入Clock 的上升沿逐次移入21bit的移位寄存器且MSB(M16)在先,因此,當LE為高時,數(shù)據(jù)送入由圖4所示的最后2位地址位所決定的21bit移位寄存器的相應(yīng)地址中。比如,當程序?qū)τ嫈?shù)器A1進行控制 時,送入寄存器的最后兩比特(S0, S1)應(yīng)為(1,1),計數(shù)器A1中的5比特位可以按表2設(shè)置。因此,在正常情況下,即使不用PLL2?IF?? S16也應(yīng)設(shè)為0。應(yīng)注意的是,PE3293的工作模式、鑒相器極性和功率控制均可以由C10~C14和C20~C24來控制。

表2 PE3293的計數(shù)器設(shè)計表

分頻比MSB   LSB地址位
 S11S10S9S8S7S1S0
 A14A13A12A11A1011
00000011
10000111
20001011
------11
311111111

在該頻率合成器的程序控制中,如果控制引腳處于低阻狀態(tài),將有可能產(chǎn)生頻率波動現(xiàn)象,這種情況可以通過51Ω的串聯(lián)電阻來解決。在圖5中,第1、7、13、19和23為保留引腳,可以將其連接到地或電源。為了獲得最好的效果,Cin1(第5腳)應(yīng)盡可能地靠近這些引腳,并對VCO部分接地引線采用RF布局布線技術(shù),以免引入干擾。

5 結(jié)語

本文介紹了PE3293的基本原理和應(yīng)用方法,利用該專用集成芯片設(shè)計的頻率合成器具有較好的相位噪聲特性、鎖定時間和抑制寄生輸出。在偏置為1kHz時,該器件的相位噪聲小于60dBc/Hz,寄生輸出小于-70dBc;步進為100kHz時,鎖定時間小于2.3ms。

分頻器相關(guān)文章:分頻器原理
功分器相關(guān)文章:功分器原理


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉