基于CPCI總線的多網(wǎng)口卡設(shè)計
圖2為PCI2050B的時鐘設(shè)計框圖。本文引用地址:http://2s4d.com/article/157143.htm
該時鐘設(shè)計要點如下:
1)PCI2050B有2個獨立的時鐘域,主接口受主側(cè)輸入時鐘P_CLK的控制,從接口受從側(cè)輸入時鐘S_CLK的控制。這2個時鐘相互獨立,但保持同步,而且從側(cè)的時鐘頻率不能高于主側(cè)的時鐘頻率。P_CLK與S_CLK最大延時不得超過7ns,S_CLK不能超前P_CLK。
2)PCI2050B的從側(cè)有10個時鐘輸出S-clkout[9:0],其中9個時鐘輸出可以供給擴(kuò)展的PCI槽,為保證時鐘輸出同步,另1個必須反饋給從側(cè)的輸入時鐘S_CLK,每一個時鐘只能驅(qū)動一個負(fù)載。
3)為了減小時鐘的信號反射,輸出到擴(kuò)展槽的9個時鐘輸出必須在起始端加串聯(lián)電阻匹配,匹配電阻阻值與電路板特征阻抗大小有關(guān),對65 Ω的傳輸線,選用50 Ω串聯(lián)匹配電阻。
4)為了減小這些時鐘之間的抖動(skew),供給擴(kuò)展槽(或擴(kuò)展設(shè)備)的9根時鐘線(9個S_clkout)與S_CLK必須等長。所以,從S_clkout[9]輸出反饋至S_CLK的時鐘線長度應(yīng)等于從PCI2050B的時鐘輸出引腳到擴(kuò)展設(shè)備的時鐘線的總長。本模塊擴(kuò)展4個網(wǎng)口,使用PCI2050B從側(cè)的4個輸出時鐘,在PCB布線中這4根時鐘線與反饋時鐘線必須等長。
2.3.2 中斷設(shè)計和IDSEL映射
PCI2050B支持9個從設(shè)備,在初始化配置空間讀寫時,PCI2050B作為上一級PCI總線的操作對象,提供了IDSEL引腳進(jìn)行器件選擇,該引腳可以連接到高24位PCI總線中的任意一根。同時,為了減少地址線的容性負(fù)載,需要在該信號連線上串接一只1 kΩ的電阻。本模塊僅擴(kuò)展一級總線,PCI2050B主側(cè)的IDSEL引腳直接連接到CPCI插座J1的IDSEL。對于二級總線側(cè)的PCI器件(本模塊為INTEL82551),其IDSEL引腳經(jīng)過1 kΩ的電阻連接到PCI2050B的S_AD31S_ADl6引腳的任意一根。來自從側(cè)上的設(shè)備的INT線不通過橋。如果橋位于一個插入卡上,從側(cè)設(shè)備的中斷線直接接到連接器的中斷引腳(INTA#~I(xiàn)NTD#)。本模塊中,PCI2050B是一個橋設(shè)備,INTEL82551的中斷引腳直接連接到J1的中斷引腳。所有從設(shè)備的中斷線的連接與設(shè)備編號(即IDSEL線的連接)有綁定關(guān)系,對應(yīng)關(guān)系如表1所示。4片INTEL8255l的IDSEL引腳分別連接到S_AD28、S-AD29、S_AD30和S_AD31,對應(yīng)的設(shè)備編號為12、13、14、15,則器件的中斷引腳INT#對應(yīng)連接到J1的INTA#、INTB#、INTC#、INTD#。
p2p機(jī)相關(guān)文章:p2p原理
評論