基于 PCI總線的并聯(lián)機(jī)床運(yùn)動(dòng)控制卡設(shè)計(jì)
本文引用地址:http://2s4d.com/article/152548.htm
1 C Y7 C0 9 4 4 9 P V 與 P C機(jī)的連接總線是目前應(yīng)用最廣泛、最流行的一種高速同步總線 , 具有 6 4位總線寬度 , 工作頻率 3 3 MHz , 最大傳輸速率可以達(dá)到 1 3 2 Mb / s 。它可將外設(shè)直接掛到主機(jī)C P U局部總線上并以C P U速度運(yùn)行,可以大大提 高外設(shè)的運(yùn)行速度。D S P與 P C機(jī) 的通信通過連接。 C Y7 C0 9 4 4 9 P V是 Cy p r e s s 公司提供的符合 P C I 2 ―2總線規(guī)范的功能完善、價(jià)格低廉的雙端口RAM 接 口芯片。其中,一個(gè)端 口是 P C I 接口, 適合與P C機(jī)通信; 另一端口為本地接口。 它提供主/ 目標(biāo)接口, 可以同任何通用微處理器連接, 片 內(nèi)有 1 2 8雙端 口存儲(chǔ) 器用于局部處理器與 P C I 總線數(shù)據(jù)共享。C Y7 C 0 9 4 4 9 P V與 P C I 總線的連接見圖3 。
2 P CI 總線開發(fā) 方案的實(shí)現(xiàn)專用芯片 C Y7 C 0 9 4 4 9 P V采用 3 . 3 V單 電源供電,兼容 3 V和 5 V的P C I 信號(hào)環(huán)境。電源可由P C I 槽引出,P C I 槽可以提供 3 . 3 V、5 V、電壓 , 在 P C I 槽需特別注意兩個(gè)引腳 P RS NT1 和,這兩個(gè)引腳接地和懸空的 4種組合直接決定 P C I 卡的功率。 C Y7 C 0 9 4 4 9 P V在使用時(shí), 某些引腳要加阻值為l k f I ~1 0 k f l的下拉或上拉電阻。 根據(jù)具體情況, 在該設(shè)計(jì)中, S C I 、 S DA、 AI E、/ B E[ 2 ] 、 R DY 一 引腳加上拉電阻, TES T― MODE引腳加下拉電阻。
是 T I 公 司 新 推 出 的系列 新一 代浮 點(diǎn) DS P ,它 是在 原來浮點(diǎn) D S P的基礎(chǔ)上開發(fā)的一個(gè)價(jià)格更低的版本 ,該產(chǎn)品以高速、低功耗 、低成本、易于開發(fā) 為顯著 的特點(diǎn) ] 。由于它采用 了內(nèi)部 1 . 8 V、外部. 3 V供電 ,因而功耗比原有型號(hào)降低 了大約一個(gè)數(shù) 量級(jí), 而且能支持高達(dá) 1 5 O ×1 0 次/ s的運(yùn)行速度,是需浮點(diǎn)運(yùn)算的便攜式產(chǎn)品中的一種理想的 DS P器件 。
作為控制系統(tǒng)的核心, TMS 3 2 O VC3 3主要完成實(shí)時(shí)中斷的伺服控制程序 ,包括對(duì)各種底層硬件的操作。它采用 3 2 位局部總線接 口方式, 時(shí)鐘信號(hào)可以是單獨(dú)提供的時(shí)鐘源,也可以是 C Y7 C O 9 4 4 9 P V提供的 P C I 時(shí)鐘信號(hào) P C I KO UT[ 2 O ] 中任意的一個(gè)。
結(jié)束語并聯(lián)機(jī)床需要控制的軸數(shù)比較多,而且牽涉到并聯(lián)機(jī)構(gòu)的正逆解運(yùn)算 ,運(yùn)算量比較大,采用基于總線的運(yùn)動(dòng)控制卡,整個(gè)數(shù)控系統(tǒng)的任務(wù)就由 P C機(jī)和運(yùn)動(dòng)控制卡來共同承擔(dān) ,在開放式數(shù)控系統(tǒng)中能夠發(fā)揮出理想的運(yùn)動(dòng)控制性能。隨著數(shù)控系統(tǒng)的普及和產(chǎn)品檔次的提高,這種運(yùn)動(dòng)控制卡將會(huì)有廣泛的應(yīng)用前景 。
伺服電機(jī)相關(guān)文章:伺服電機(jī)工作原理
評(píng)論