新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 降低任何嵌入式設計的體積和成本的常用方法是使用具有較少I/O引腳的通信總線。雖然從并行總線發(fā)展到串行總線可明顯減小體積和降低成本,但是從一種串行總線發(fā)展為另一種具有較少引腳的串行總線也很有用。用串行總線替代并行總線時,傳輸速度是一個關鍵參數(shù)。在小體積是最重要參數(shù)的設計中,使用具有較少引腳的串行總線很有優(yōu)勢。單片機集成超過12種不同的串行接口,本文將討論各串行接口的優(yōu)缺點。

降低任何嵌入式設計的體積和成本的常用方法是使用具有較少I/O引腳的通信總線。雖然從并行總線發(fā)展到串行總線可明顯減小體積和降低成本,但是從一種串行總線發(fā)展為另一種具有較少引腳的串行總線也很有用。用串行總線替代并行總線時,傳輸速度是一個關鍵參數(shù)。在小體積是最重要參數(shù)的設計中,使用具有較少引腳的串行總線很有優(yōu)勢。單片機集成超過12種不同的串行接口,本文將討論各串行接口的優(yōu)缺點。

作者: 時間:2011-04-19 來源:網(wǎng)絡 收藏

SPI支持的典型速度范圍為5MHz至20MHz,但對于高速閃存程序存儲器,還可支持高達75MHz的速度。Microwire在工作原理和連線數(shù)量上與SPI相似,但是總線規(guī)范將其通信速度限制為3MHz。

I2C總線時鐘線和數(shù)據(jù)線,其可軟件尋址且400kHz的典型工作速度,連接多個器件時速度可為1MHz。由于單片機I/O端口有限,故端口較少成為了該總線的最大優(yōu)勢。


圖1a 3引腳UNI/O總線連接 圖1b 2引腳UNI/O總線連接

通常,SPI和Microwire總線4個I/O端口,而I2C總線2個I/O端口。小型化系統(tǒng)的下一步就是尋求更小的、單個I/O進行通信的總線。由于這種情況只能在將時鐘嵌入到數(shù)據(jù)流中時實現(xiàn),所以這些必須是異步。

異步

今天,有兩種不同的異步總線競爭通常為同步總線預留的端口。這兩種總線是1-Wire®總線(Maxim)和UNI/O®總線(Microchip Technology)。

1-Wire®總線上的器件采用2引腳封裝,一個引腳用于接地,第二個引腳用于數(shù)據(jù)和電源連接。在1-Wire總線器件的設計中融入了電容,從而可從數(shù)據(jù)線獲取寄生功率,采用漏極開路輸出的電阻可獲取高達16.3kbps的傳輸速度,而當該電阻值降至2.2kΩ時傳輸速度將增至142kbps。

UNI/O®總線是一種新的單線總線標準,采用3引腳封裝,支持電源、地和數(shù)據(jù)連接。使用曼徹斯特編碼進行通信,支持10kbps至100kbps的數(shù)據(jù)傳輸速度。雖然該總線旨在用于標準嵌入式設計,但通過添加一個外部肖特基二極管并調(diào)整旁路電容的值,可使其用于2引腳接口的應用中。圖1a和1b中的框圖充分說明了此解決方案如此簡單。

UART為最早且占據(jù)主導地位的異步接口,而在需要同步和異步模式時還稱為USART。再回到OSI模型,單片機的片內(nèi)UART實現(xiàn)了數(shù)據(jù)鏈路層,而物理層受制于幾個驅(qū)動標準。這些標準中最常用的是RS-232C、RS-422和RS-485接口。

還有一些具有異步接口的特殊單片機,旨在用于網(wǎng)絡連接,如以太網(wǎng)、CAN、LIN和MIDI。表1匯總了各種接口及其特性。


表1:各種接口匯總

結論

在選擇最佳的串行接口時,應檢查系統(tǒng)設計以獲得最低成本解決方案。許多情況下,最低成本的元件并不會提供最低成本的系統(tǒng)。隨著系統(tǒng)規(guī)模的繼續(xù)縮小,單線總線外部存儲器可以在對單片機資源或外部連接器產(chǎn)生較小影響的情況下提供最低的系統(tǒng)總成本。

數(shù)字通信相關文章:數(shù)字通信原理


通信相關文章:通信原理



上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉