新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 音頻編解碼芯片接口的FPGA應用

音頻編解碼芯片接口的FPGA應用

作者: 時間:2011-09-19 來源:網(wǎng)絡 收藏
3 WM8731驅(qū)動的設計

本文引用地址:http://2s4d.com/article/150202.htm

  3.1 驅(qū)動器的總體設計方案

  本文設計驅(qū)動器在使用時的框圖如圖4所示。雙口RAM和驅(qū)動器一同連接在控制器的數(shù)據(jù)總線和地址總線上,控制器只需提供少量的控制線即可完成對wM8731的控制及數(shù)據(jù)交換功能。

  

  驅(qū)動器內(nèi)部結(jié)構(gòu)框圖如圖5所示??刂撇糠痔峁?qū)動器與控制器之間的(包含有數(shù)據(jù)總線信號、地址總線信號和控制信號),同時產(chǎn)生控制字轉(zhuǎn)換單元和數(shù)字單元的控制信號;內(nèi)部寄存器緩存控制字和狀態(tài)字;控制字轉(zhuǎn)化單元負責將控制字串行發(fā)送給WM8731,同時效驗傳送信號;數(shù)據(jù)單元完成WM8731與外部雙口RAM的串并轉(zhuǎn)換,實現(xiàn)對數(shù)字音頻信號的發(fā)送和接收功能。

  

驅(qū)動器內(nèi)部結(jié)構(gòu)框圖

  驅(qū)

  表l 狀態(tài)寄存器控制字的對應定義

  

  3.2.2 控制字轉(zhuǎn)換單元

  當START控制位置‘1’時,將控制字寄存器中的數(shù)據(jù)串行發(fā)送給WM8731,當傳輸出現(xiàn)錯誤時,將狀態(tài)寄存器中的ACK位置1。如圖6所示。

  

  3.2.3 數(shù)字音頻接口單元

  當讀入數(shù)字音頻標志位C1為‘1’,接收WM873l傳來的數(shù)字音頻數(shù)據(jù)并將其存入外部雙口RAM中,當輸出數(shù)字音頻數(shù)據(jù)標志位C2為‘1’時,將雙口RAM中的音頻數(shù)據(jù)發(fā)送給wM8731。如圖7所示。

  

adc相關(guān)文章:adc是什么


fpga相關(guān)文章:fpga是什么


數(shù)字濾波器相關(guān)文章:數(shù)字濾波器原理


關(guān)鍵詞: FPGA 應用 接口 芯片 解碼 音頻

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉