新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > HSP50415在數(shù)字上變頻應(yīng)用研究

HSP50415在數(shù)字上變頻應(yīng)用研究

作者: 時間:2011-10-08 來源:網(wǎng)絡(luò) 收藏

2.2 的特點

本文引用地址:http://2s4d.com/article/150136.htm

  是一個功能強大的可編程調(diào)制器,編程十分靈活,信號的極性可以通過編程來改變,內(nèi)部集成了高速D/A轉(zhuǎn)換器,性價比較高。具有功耗低、 精度高、可靠性強等優(yōu)點,其主要性能參數(shù)如下:

  ●最高輸出采樣率達100MHz?最高輸入數(shù)據(jù)率達25MHz。

  ●編程載波NCO和符號NCO均為32位,精度高。

  ●x/sinx滾降補償。

  ●每路有四片64×72位的FIR濾波器,其系數(shù)RAM可由Intersil公司提供的軟件來產(chǎn)生。

  ●成形濾波器的內(nèi)插率可編程設(shè)置,達24個符號間隔,半帶濾波器和內(nèi)插濾波器的系數(shù)是固定的。

  ●信號處理能力大于70dB(SFDR)。

  ●14位輸出或雙路12位D/A模擬輸出,D/A處理能力大于50dB。微處理器端口有18個控制寄存器,可方便地控制256×32位FIFO及其深度、成形濾波器的階數(shù)、增益調(diào)整、符號速率、載波頻率及是否旁路某些模塊等。

  2.3 HSP50415的主要管腳功能:

  CLK: 系統(tǒng)時鐘

  SYSCLK/2: 系統(tǒng)內(nèi)部時鐘

  DIN15:0>: 數(shù)據(jù)總線

  CDATA7:0>: 微處理器數(shù)據(jù)總線

  RD: 微處理器讀

  WR: 微處理器寫

  ADDR2:0>: 微處理器地址總線

  Iout13:0>,Qout13:0>: 輸出

  IOUTA,IOUTB,QOUTA,QOUTB: 模擬輸出

  2*SYMCLK: 采樣時鐘的2倍

  REFCLK: 參考時鐘

  DATACLK: 異步數(shù)據(jù)時鐘

  TXEN: 猝發(fā)模式選通信號

  ISTRB: 路數(shù)據(jù)選通信號

  INTREQ: 中斷請求信號

  FEMPT,FOVER,FFULL: FIFO電平監(jiān)控信號

  LOCKDET: 數(shù)字鎖相環(huán)的狀態(tài)標(biāo)志

  ICOMP,QCOMP: 為減小串音提供的補償信號

  REFLO: 內(nèi)部參考選擇

  REFIO: 外部參考電壓輸入

  FSADJ: 滿量程電流調(diào)整

  2.4 HSP50415的初始化及參數(shù)設(shè)置

  HSP50415的初始化包括兩部分,一是對控制寄存器的初始化,二是對成形濾波器系數(shù)RAM及星座映射器RAM的初始化。HSP50415總共有18個寄存器,通過對這些控制寄存器的訪問,可以方便地控制256×32位FIFO及其深度、成形濾波器的階數(shù)、增益調(diào)整、符號速率、載波頻率以及是否旁路某些模塊等,從而便于進行硬件調(diào)試。系數(shù)和控制字的值可以使用Intersil公司網(wǎng)站提供的可執(zhí)行文件sim415.exe和modulator.exe方便地產(chǎn)生。圖4表示將值為AABBCCDD的控制字送入地址為0C的控制寄存器的時序。

  

  HSP50415的參數(shù)可由下面的公式確定:

  符號率NCO=(symbolrate/Fsout)×232

  載波NCO=(carrierFrequency/Fsout)×232

  



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉