新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 賽靈思專(zhuān)題 > FAQ-賽靈思7系列FPGA常見(jiàn)問(wèn)題解答

FAQ-賽靈思7系列FPGA常見(jiàn)問(wèn)題解答

——
作者: 時(shí)間:2011-12-29 來(lái)源:電子產(chǎn)品世界 收藏

  一般問(wèn)題

本文引用地址:http://2s4d.com/article/127569.htm

  1. 今天宣布推出什么產(chǎn)品?

   (Xilinx) 宣布推出的是其 7 系列 ,這一全新的產(chǎn)品系列建立在業(yè)界最低功耗和業(yè)界唯一一款可滿(mǎn)足從低成本到超高端不同產(chǎn)品系列擴(kuò)展的統(tǒng)一 架構(gòu)之上。全新的 28nm Artix-7、Kintex-7 和 Virtex-7 系列將功耗效率、性能/容量以及性?xún)r(jià)比等方面的突破性創(chuàng)新技術(shù)與無(wú)與倫比的可擴(kuò)展性和生產(chǎn)率完美結(jié)合在一起,大大加強(qiáng)了目標(biāo)設(shè)計(jì)平臺(tái)的戰(zhàn)略?xún)?yōu)勢(shì),從而使更廣泛的用戶(hù)社群、市場(chǎng)和應(yīng)用都能更方便地利用可編程邏輯。

  2. 28nm 系列與當(dāng)前的 Virtex-6 和 Spartan-6 FPGA 系列有什么不同?

  所有的7 系列 FPGA 產(chǎn)品均采用基于 28nm 工藝技術(shù)實(shí)施的統(tǒng)一架構(gòu),專(zhuān)門(mén)針對(duì)低功耗與高性能的融合而優(yōu)化。這種獨(dú)特的融合不僅使總功耗銳降 50%,性?xún)r(jià)比和系統(tǒng)性能雙雙提升 2 倍,同時(shí)也是全球首款集成了 200 萬(wàn)個(gè)邏輯單元的 FPGA(與前代產(chǎn)品相比,容量提升了 2.5倍)。因此,設(shè)計(jì)人員現(xiàn)在能夠輕松滿(mǎn)足應(yīng)用擴(kuò)展需求,讓 28nm 產(chǎn)品系列支持各種系統(tǒng)性能、容量和成本要求,同時(shí)不超出功耗預(yù)算。

  3. 賽靈思 7 系列 FPGA 何時(shí)推出軟件?

  支持新型 FPGA 系列的早期 ISE® Design Suite 軟件,已經(jīng)率先面向有限數(shù)量的早期使用客戶(hù)和合作伙伴提供。

  4. 新型的 28nm 器件何時(shí)開(kāi)始供貨?

  首批產(chǎn)品將于 2011 年第一季度開(kāi)始供貨。

  5. EasyPath 計(jì)劃是否適用于 7 系列產(chǎn)品?

  完全適用。EasyPath選項(xiàng)將會(huì)在 Virtex-7 FPGA產(chǎn)品發(fā)布的同時(shí)發(fā)布,可確保用戶(hù)在無(wú)需增量轉(zhuǎn)換或工程投資的情況下還能將成本再降低 35%。

  6. 全新FPGA些列 與其他同類(lèi)競(jìng)爭(zhēng)型 28nm FPGA 產(chǎn)品相比而言性能如何?

  賽靈思推出了業(yè)界具有最低功耗、高可用性能和最大容量的最完整可編程產(chǎn)品組合。賽靈思選擇了專(zhuān)為實(shí)現(xiàn)更低靜態(tài)功耗而精心優(yōu)化的高 k 金屬柵 (HKMG)這一高性能低功耗工藝技術(shù),這意味著與采用其他28nm 高性能工藝的 FPGA 相比,賽靈思 28nm 器件能將靜態(tài)功耗銳降 50%,總功耗降低 30%。此外,7 系列 FPGA 也是業(yè)界唯一一款構(gòu)建在統(tǒng)一架構(gòu)基礎(chǔ)之上的 FPGA。無(wú)論在功耗、性?xún)r(jià)比還是可擴(kuò)展性方面,業(yè)界同類(lèi)競(jìng)爭(zhēng) FPGA 解決方案都無(wú)法與賽靈思的統(tǒng)一 28nm 系列相匹敵。

  7. 為什么新系列解決方案選用高性能低功耗 28nm 工藝?

  在與客戶(hù)協(xié)作定義新一代 7 系列 FPGA 產(chǎn)品時(shí),我們清晰地認(rèn)識(shí)到,低功耗作為一種普遍性要求將影響 FPGA 在眾多市場(chǎng)領(lǐng)域的使用。此外,靜態(tài)功耗在 28nm 工藝節(jié)點(diǎn)達(dá)到了與動(dòng)態(tài)功耗的相交點(diǎn),也就是說(shuō)靜態(tài)功耗與動(dòng)態(tài)功耗對(duì)總功耗的影響均等。之所以選擇 28nm HKMG 高性能低功耗 (HPL) 工藝制程,原因在于其能夠有效地管理靜態(tài)功耗,同時(shí)還能提供新一代 FPGA 所需的優(yōu)異性能。

  8. 較低動(dòng)態(tài)功耗背后有哪些關(guān)鍵支持因素?

  降低動(dòng)態(tài)功耗需要結(jié)合多種架構(gòu)和技術(shù)決策,其中包括晶體管的選擇以及低 k 電介層的使用等。ISE12 設(shè)計(jì)套件推出的智能時(shí)鐘門(mén)控制和第五代部分可重配置技術(shù)使設(shè)計(jì)人員能夠進(jìn)一步降低動(dòng)態(tài)功耗。初期結(jié)果顯示:

  與 40nm/45nm 低功耗產(chǎn)品相比,動(dòng)態(tài)功耗可降低 25% 到 30%;

  與 40nm/45nm 低功耗產(chǎn)品相比,I/O 動(dòng)態(tài)功耗可降低 30%;

  智能時(shí)鐘門(mén)控制技術(shù)和部分可重配置技術(shù)可將功耗再降 20%。

  如欲了解有關(guān) 28nm 低功耗技術(shù)的更多詳情,敬請(qǐng)?jiān)L問(wèn):28nm 技術(shù)概覽白皮書(shū)。

  9. Virtex 與 Spartan 產(chǎn)品一直采用不同的工藝。賽靈思如何以一種工藝技術(shù)滿(mǎn)足兩種不同市場(chǎng)的需求?

  賽靈思的 28nm 高性能低功耗工藝可提供能同時(shí)滿(mǎn)足 Spartan 和 Virtex FPGA 應(yīng)用市場(chǎng)所需的功能。不過(guò),工藝僅是總體性能和功耗平衡取舍的一個(gè)方面。功耗與性能與眾不同的出色表現(xiàn)則依賴(lài)于各種架構(gòu)創(chuàng)新,并且需要審慎地為每個(gè)子系列選擇晶體管。賽靈思進(jìn)一步強(qiáng)調(diào),28nm 工藝的價(jià)值優(yōu)勢(shì)在于不同產(chǎn)品系列采用通用的可擴(kuò)展架構(gòu),而且通過(guò)增強(qiáng)型軟件工具提供了 ASIC 級(jí)的功能,從而可滿(mǎn)足成本和功耗預(yù)算需求,并且設(shè)計(jì)方案移植和 IP 重用也能顯著提高生產(chǎn)率。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 賽靈思 FPGA

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉