新聞中心

EEPW首頁 > 測試測量 > 業(yè)界動(dòng)態(tài) > Multitest的“測試接口模擬”幫助測試接口實(shí)現(xiàn)優(yōu)化和成本效益

Multitest的“測試接口模擬”幫助測試接口實(shí)現(xiàn)優(yōu)化和成本效益

作者: 時(shí)間:2010-10-19 來源:SEMI 收藏

   現(xiàn)推出旨在優(yōu)化測試接口的“”。“信號完整性模擬”在了解測試接口性能方面頗具價(jià)值。這是一款重要的多功能工具,可用來持續(xù)改善設(shè)計(jì)標(biāo)準(zhǔn)、驗(yàn)證現(xiàn)有設(shè)計(jì)和優(yōu)化新設(shè)計(jì)。“信號完整性模擬”使PCB布局實(shí)現(xiàn)成本效益,并確保最佳整體測試接口?;谛枨螅刹捎脤S媚M,以低成本保證最佳性能。

本文引用地址:http://2s4d.com/article/113606.htm

  設(shè)計(jì)接口時(shí),帶寬非常重要。“驗(yàn)證模擬”是一種頗具成本效益的布局后解決方案,該解決方案使用之前的模擬模型庫來確定接口是否符合帶寬要求。對比PCB材料和測試座類型的限量優(yōu)化亦可包含其中。

  對于高速和超靈敏應(yīng)用,優(yōu)化整個(gè)接口是至關(guān)重要的。為提高性能(如部件足跡、測試座和跟蹤拓?fù)?,數(shù)種接口功能的設(shè)計(jì)可以定制。“優(yōu)化模擬”是一種確保測試接口實(shí)現(xiàn)首次正常運(yùn)轉(zhuǎn)的精密3-D電磁系統(tǒng)級方法。

  許多PCB和測試座設(shè)計(jì)標(biāo)準(zhǔn)基于機(jī)械結(jié)構(gòu)的限制而制定。通過考慮機(jī)械和電氣參數(shù),產(chǎn)品的電氣性能實(shí)現(xiàn)優(yōu)化,同時(shí)保持機(jī)械可靠性。不斷通過模擬改善PCB和測試座的設(shè)計(jì)標(biāo)準(zhǔn)。



關(guān)鍵詞: Multitest 測試接口模擬

評論


技術(shù)專區(qū)

關(guān)閉