新聞中心

EEPW首頁 > 新品快遞 > XILINX推出新版設(shè)計(jì)工具套件

XILINX推出新版設(shè)計(jì)工具套件

——
作者: 時(shí)間:2005-12-16 來源: 收藏
   提供更快時(shí)序收斂
   賽靈思公司宣布推出其深受歡迎的集成軟件環(huán)境 (ISE™) 設(shè)計(jì)工具套件8.1i 版,新版本增加了新的 ISE Fmax 技術(shù),具有增強(qiáng)的物理綜合能力,可提高 Virtex™-4 和 Spartan™-3 架構(gòu)的性能和時(shí)序收斂特性。通過使用 ISE 8.1i 軟件,設(shè)計(jì)者可將性能提升至比以前ISE 版本平均高出10% 到 37%,與相比,并將使用 Virtex-4 FPGA的性能提升至最高可超出競(jìng)爭(zhēng)解決方案的70%。ISE 8.1i 還對(duì)其業(yè)界唯一的局部重配置技術(shù)進(jìn)行了增強(qiáng),可實(shí)現(xiàn)更低的成本、更小的尺寸和更低的功耗。 
  通過以低于上一個(gè)ISE 版本的成本來提供相同的平均速度等級(jí),這些新特性旨在進(jìn)一步加強(qiáng)賽靈思面向高性能系統(tǒng)設(shè)計(jì)的解決方案,包括具有嵌入式處理、數(shù)字信號(hào)處理 (DSP) 和高級(jí)連接性協(xié)議等功能的設(shè)計(jì)。通過在 ISE 工具中使用高級(jí)物理綜合功能,設(shè)計(jì)者可最大程度地提高性能吞吐率,加快上市時(shí)間,降低總開發(fā)成本 
。此外,諸如 ChipScope™ Pro 8.1i 片內(nèi)調(diào)試 (in-silicon debug) 集成以及更為強(qiáng)大的局部重配置支持等特性進(jìn)一步縮短了開發(fā)時(shí)間,降低了系統(tǒng)成本。 
       新的 ISE Fmax 技術(shù)采用高效算法以改善物理綜合與邏輯優(yōu)化的結(jié)果,使 Virtex-4 FPGA 的性能優(yōu)勢(shì)比競(jìng)爭(zhēng)器件可最多高出 70%。ISE Fmax 技術(shù)包括用于設(shè)計(jì)重定時(shí)、時(shí)序驅(qū)動(dòng)包裝與布局、性能評(píng)估與布局后邏輯優(yōu)化的一整套功能。最新版本中包含的 ISE Xplorer 工具是一個(gè)易于使用的腳本,可幫助設(shè)計(jì)者評(píng)估和優(yōu)化 Virtex-4 與 Spartan-3 FPGA 的性能,對(duì)于時(shí)序驅(qū)動(dòng)設(shè)計(jì)可比以前版本平均提高 10% 的性能。ISE 8.1i 提供了一種性能評(píng)估模式,可對(duì)沒有時(shí)序約束的設(shè)計(jì)提供 37% 的直接性能改善。 
  ISE Fmax 技術(shù)與由 Synplicity 和 Mentor Graphics 提供的綜合優(yōu)化技術(shù)互為補(bǔ)充。綜合優(yōu)化技術(shù)與 ISE Fmax 技術(shù)的結(jié)合可使用戶滿足苛刻的時(shí)序目標(biāo)。 
       ISE 8.1i 在性能評(píng)估模式中提供了快 37% 的按鈕,可實(shí)現(xiàn)對(duì)無需約束的設(shè)計(jì)進(jìn)行快速和輕松的評(píng)估。ISE 8.1i 還提供了對(duì)雙核 CPU 工作站的支持,可實(shí)現(xiàn)更快的編譯時(shí)間和在多個(gè) CPU 核上的設(shè)計(jì)作業(yè)并行處理。業(yè)界最全面的功耗分析解決方案 Xpower、WebPower Tools 8.1i 中改進(jìn)的 Web 分析功能以及新的功耗優(yōu)化布線技術(shù)都進(jìn)一步加強(qiáng)了這些能力。ISE 8.1i Project Navigator(項(xiàng)目瀏覽器)和集成的 ISE Simulator(仿真器)工具在所有平臺(tái)上提供了全新直觀的 Windows XPTM 外觀和感受,使 ISE 8.1i 比以前任何時(shí)候都更容易學(xué)習(xí)和使用。 
  ChipScope Pro 8.1i 的發(fā)布提供了業(yè)界最完善和易用的調(diào)試解決方案,最快可超出仿真50 倍。ChipScope Pro 內(nèi)核資源估計(jì)器可讓用戶發(fā)掘片上調(diào)試與驗(yàn)證功能選項(xiàng),如觸發(fā)寬度、采樣深度,以及高級(jí)功能如觸發(fā)排序和存儲(chǔ)資格審查等,以決定片上可視性與 FPGA 資源分配之間的最佳平衡。
 
(摘自http://www.ednchina.com/)


關(guān)鍵詞: XILINX

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉