隨著社會的發(fā)展,直流電機的應用越來越普遍,對直流電機控制方式的要求也不斷提高。本文利用ALTERA公司最新開發(fā)...
關鍵字:
VHDL 直流 電機控制
仝 勇 陶東婭 金銀旗 (1.臺州職業(yè)技術學院機電工程學院 2.臺州市光躍飲水設備有限公司) 摘要:介紹了一種基于VHDL的直流電機控制功能模塊的設計方案。用硬件描述語言VHDL寫代碼生成功能模塊IP核,并通過SOPC Bu
關鍵字:
功能模塊 設計 控制 電機 VHDL 直流 基于
基于VHDL和FPGA的多種分頻實現(xiàn)方法介紹,分頻器是數字系統(tǒng)設計中的基本電路,根據不同設計的需要,我們會遇到偶數分頻、奇數分頻、半整數分頻等,有時要求等占空比,有時要求非等占空比。在同一個設計中有時要求多種形式的分頻。通常由計數器或計數器的級聯(lián)
關鍵字:
方法 介紹 實現(xiàn) 多種 VHDL FPGA 基于
摘要:為了能夠更簡潔嚴謹地描述MTM總線的主模塊有限狀態(tài)機的狀態(tài)轉換,同時減少FPGA芯片功耗,提高系統(tǒng)穩(wěn)定性,文中在分析MTM總線結構和主模塊有限狀態(tài)機模型的基礎上,基于VHDL語言采用“單進程”式對該
關鍵字:
有限 狀態(tài) 設計 模塊 總線 VHDL MTM 基于
1引言隨著市場需求的增長,超大規(guī)模集成電路的集成度和工藝水平不斷提高,在一個芯片上完成系統(tǒng)級的...
關鍵字:
FPGA VHDL 仿真測試 智能控制器
采用VHDL和發(fā)接復用器的SDH系統(tǒng)設計及FPGA仿真,針對目前國內SDH系統(tǒng)中還沒有一個專門的E1分接復用芯征,本文介紹一種用高級硬件描述語言VHDL及狀態(tài)轉移圖完成該發(fā)接復用器的設計的新型設計方法及其FPGA實現(xiàn)。并給出了用Xilinx FoundaTIon tools EDA軟件設計的電路
關鍵字:
設計 FPGA 仿真 系統(tǒng) SDH VHDL 復用器 采用
采用FPGA和VHDL語言的多按鍵狀態(tài)識別系統(tǒng),這里提出一種利用FPGA的I/0端口數多和可編程的特點,采用VHDL語言的多按鍵狀態(tài)識別系統(tǒng),實現(xiàn)識別60個按鍵自由操作,并簡化MCU的控制信號。 2 系統(tǒng)設計方案 FPGA是一種可編程邏輯器件,它具有良好性能、極高的
關鍵字:
狀態(tài) 識別 系統(tǒng) 按鍵 語言 FPGA VHDL 采用
例1:FPGA驅動LED靜態(tài)顯示 --文件名:decoder.vhd --功能:譯碼輸出模塊,LED為共陽接法 --最后修改日期:2004.3.24 library IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL;
關鍵字:
FPGA VHDL LED 驅動
應用VHDL語言設計數字系統(tǒng),大部分設計工作可在計算機上完成,從而縮短系統(tǒng)開發(fā)時間,提高工作效率。下面介紹基于VHDL設計交通燈控制器的一種方案,并給出源程序和仿真結果。 1 系統(tǒng)功能與要求 交通燈控制器控
關鍵字:
設計 控制器 交通 VHDL 基于
基于VHDL語言對高速A/D器件TLC5510控制的實現(xiàn),--TLC5510 VHDL控制程序 --文件名:TLC5510.vhd --功能:基于VHDL語言,實現(xiàn)對高速A/D器件TLC5510控制 --最后修改日期:2004.3.20 library ieee; use ieee.std_logic_1164.all; entity tlc5510 is
關鍵字:
TLC5510 控制 實現(xiàn) 器件 A/D VHDL 語言 高速 基于
基于FPGA的中文字符顯示的VHDL程序,--文件名:lcd_driver.vhd?! ?-功能:FGAD驅動LCD顯示中文字符“年”?! ?-最后修改日期:2004.3.24?! ibrary IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL; use
關鍵字:
VHDL 程序 顯示 字符 FPGA 中文 基于
基于VHDL的基帶信號的MFSK調制,--多進制數字頻率調制(MFSK)系統(tǒng)VHDL程序 --文件名:MFSK --功能:基于VHDL硬件描述語言,完成對基帶信號的MFSK調制 --說明:這里MFSK的M為4 --最后修改日期:2004.2.13 library ieee; use ieee.s
關鍵字:
MFSK 調制 信號 基帶 VHDL 基于
用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程,用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程為: 1.文本編輯:用任何文本編輯器都可以進行,也可以用專用的HDL編輯環(huán)境。通常VHDL文件保存為.vhd文件,Verilog文件保存為.v文件 2.功能仿真:將文件調入HDL仿真
關鍵字:
完整 流程 PLD/FPGA 開發(fā) 語言 VHDL/VerilogHD
隨著電子技術的發(fā)展,數字系統(tǒng)的設計正朝高速度、大容量、小體積的方向發(fā)展,傳統(tǒng)的自 底而上的設計方法已難以適應形勢。EDA(Electronic Design Automation)技術 的應運而生,使傳統(tǒng)的電子系統(tǒng)設計發(fā)生了根本的變革。
關鍵字:
VHDL
vhdl 介紹
VHDL的英文全名是Very-High-Speed Integrated Circuit HardwareDescription Language,誕生于1982年。1987年底,VHDL被IEEE和美國國防部確認為標準硬件描述語言 。自IEEE公布了VHDL的標準版本,IEEE-1076(簡稱87版)之后,各EDA公司相繼推出了自己的VHDL設計環(huán)境,或宣布自己的設計工具可以和VHDL接口。此后 [
查看詳細 ]
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473