EEPW首頁(yè) >>
主題列表 >>
risc
risc 文章 進(jìn)入risc技術(shù)社區(qū)
RISC-V挑戰(zhàn)Intel和Arm,正在成為處理器業(yè)新勢(shì)力
- 有人預(yù)言,RISC-V或?qū)⑹抢^Intel和Arm之后的第三大主流處理器體系。實(shí)際上,三年前RISC-V基金會(huì)剛剛成立,如今已有200家會(huì)員,會(huì)員遍布27個(gè)國(guó)家,代表了全球人工的52%,正在走向國(guó)際化?! ∮绕浣荒陙?lái),在中國(guó)的影響力不斷擴(kuò)大,受到中國(guó)政府、高校和企業(yè)的歡迎,覆蓋超過(guò)25個(gè)組織機(jī)構(gòu)與大學(xué)。為此,近日RISC-V基金會(huì)(RISC-V Foundation)在中國(guó)組建了RISC-V基金會(huì)中國(guó)顧問(wèn)委員會(huì)。 那么,RISC-V為何在短時(shí)間內(nèi)如此受歡迎? RISC-V三大特點(diǎn) 相比于Arm,
- 關(guān)鍵字: RISC-V Arm
方之熙博士被任命為RISC-V基金會(huì)中國(guó)顧問(wèn)委員會(huì)主席,加速RISC-V ISA在中國(guó)的應(yīng)用
- 今天在中國(guó)烏鎮(zhèn)舉行的世界互聯(lián)網(wǎng)大會(huì)(World Internet Conference)上,RISC-V基金會(huì)(RISC-V Foundation)宣布,半導(dǎo)體行業(yè)資深人士方之熙(Jesse Zhixi Fang)博士已被任命為RISC-V基金會(huì)新組建的中國(guó)顧問(wèn)委員會(huì)主席。RISC-V基金會(huì)是一家由其成員所管理的非營(yíng)利組織,致力于促進(jìn)免費(fèi)開源的 RISC-V指令集架構(gòu)(ISA)的應(yīng)用與實(shí)施。RISC-V基金會(huì)在中國(guó)影響力不斷擴(kuò)大覆蓋超過(guò)25個(gè)組織機(jī)構(gòu)與大學(xué),在此基礎(chǔ)上,中國(guó)顧問(wèn)委員會(huì) 將對(duì)RISC-V
- 關(guān)鍵字: RISC-V
RISC-V對(duì)ARM,殺勢(shì)已成!
- ARM架構(gòu)過(guò)去稱作進(jìn)階精簡(jiǎn)指令集機(jī)器(Advanced RISC Machine),又稱“高級(jí)RISC機(jī)器”,是一個(gè)32位精簡(jiǎn)指令集(RISC)處理器架構(gòu)。RISC-V是一種新的開放且免費(fèi)的指令集架構(gòu)。二者架構(gòu)都源自1980年代的精簡(jiǎn)指令集計(jì)算機(jī)RISC,正是這一架構(gòu),讓曾任斯坦福大學(xué)校長(zhǎng)的John L. Hennessy和曾任加州大學(xué)伯克利分校教授的David A. Patterson獲得了2017年度圖靈獎(jiǎng)。 ARM公司以早期RISC架構(gòu)為基礎(chǔ),衍生出了ARM的芯片設(shè)計(jì),并將這種設(shè)計(jì)授權(quán)給多家芯
- 關(guān)鍵字: RISC-V ARM
X86指令集發(fā)展簡(jiǎn)史和不足
- X86架構(gòu)(The X86 architecture)是微處理器執(zhí)行的計(jì)算機(jī)語(yǔ)言指令集,指一個(gè)intel通用計(jì)算機(jī)系列的標(biāo)準(zhǔn)編號(hào)縮寫,也標(biāo)識(shí)一套通用的計(jì)算機(jī)指令集合?! 86的發(fā)展史 1978年6月8日,Intel發(fā)布了新款16位微處理器“8086”,也同時(shí)開創(chuàng)了一個(gè)新時(shí)代:x86架構(gòu)誕生了。x86指的是特定微處理器執(zhí)行的一些計(jì)算機(jī)語(yǔ)言指令集,定義了芯片的基本使用規(guī)則,一如今天的x64、IA64等?! 86是一個(gè)intel通用計(jì)算機(jī)系列的標(biāo)準(zhǔn)編號(hào)縮寫,也標(biāo)識(shí)一套通用的計(jì)算機(jī)指令集合,X與處理器沒(méi)
- 關(guān)鍵字: X86 RISC
高云半導(dǎo)體公司發(fā)布基于晨熙家族FPGA的RISC-V微處理器 早期使用者計(jì)劃
- 中國(guó)廣州,2018年8月16日,國(guó)內(nèi)領(lǐng)先的可編程邏輯器件供應(yīng)商——廣東高云半導(dǎo)體科技股份有限公司(如下簡(jiǎn)稱“高云半導(dǎo)體”),今日宣布發(fā)布基于高云半導(dǎo)體FPGA的RISC-V微處理器早期使用者計(jì)劃,該計(jì)劃是基于晨熙家族 GW2A 系列FPGA芯片的包括系統(tǒng)級(jí)參考設(shè)計(jì)的FPGA編程BIT文件、GW2A開發(fā)板等的完整解決方案,其中系統(tǒng)級(jí)參考設(shè)計(jì)包括RISC-V MCU內(nèi)核、AHB & APB總線、存儲(chǔ)器控制單元及若干外設(shè)?! ISC-V作為指令集體系結(jié)構(gòu)(ISA)的開放規(guī)范,RISC-V ISA設(shè)
- 關(guān)鍵字: 高云 FPGA RISC-V
存儲(chǔ)新時(shí)代:利用RISC-V和內(nèi)存結(jié)構(gòu)實(shí)現(xiàn)開放式計(jì)算
- 前言 在過(guò)去的幾年里,我們目睹了數(shù)據(jù)的一系列巨大變化,包括數(shù)據(jù)如何被生成、處理以及進(jìn)一步利用以獲取額外的價(jià)值和智能,而這些變化都受到以深度學(xué)習(xí)和神經(jīng)網(wǎng)絡(luò)應(yīng)用為基礎(chǔ)的新興計(jì)算模式所影響。這種深刻的變化始于數(shù)據(jù)中心,其利用深度學(xué)習(xí)技術(shù)來(lái)提供對(duì)海量數(shù)據(jù)的洞察,主要用于分類或識(shí)別圖像、支持自然語(yǔ)言處理或語(yǔ)音處理,或者理解、生成或成功學(xué)習(xí)如何玩復(fù)雜的策略游戲。這種變化催生了一批專門針對(duì)這些類別的問(wèn)題而設(shè)計(jì)的高功效計(jì)算設(shè)備(基于GP-GPU和FPGA),后來(lái)還產(chǎn)生了可完全定制的ASIC,進(jìn)一步加速并提高了基于深
- 關(guān)鍵字: RISC-V FPGA
RISC-V能否繼紅五月后再度掀起熱浪?
- 6月24日-27日,全球芯片設(shè)計(jì)及半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)領(lǐng)域內(nèi)最負(fù)盛名的“設(shè)計(jì)自動(dòng)化大會(huì)(DAC)”將在舊金山舉行,每年的DAC都吸引了來(lái)自全球的EDA工具廠商、IP廠商和芯片設(shè)計(jì)師參加。作為該項(xiàng)活動(dòng)的第55屆,組委會(huì)公布本屆大會(huì)為一些新的技術(shù)擴(kuò)展了展覽面積并新增了研討話題,包括人工智能與機(jī)器學(xué)習(xí)、汽車和物聯(lián)網(wǎng)等等。但是值得大家關(guān)注的還有一個(gè)新的領(lǐng)域:RISC-V開源硬件?! 」雀?、高通、三星、華為、特斯拉……隨著越來(lái)越多的行業(yè)巨頭加入RISC-V基金會(huì)(RISC-V Foundation),RISC
- 關(guān)鍵字: RISC-V EDA
RISC-V Day將于上海舉辦 凸顯RISC-V生態(tài)系統(tǒng)在亞洲的發(fā)展勢(shì)頭
- 地點(diǎn):中國(guó)上海市楊浦區(qū)五角場(chǎng)邯鄲路220號(hào)復(fù)旦大學(xué)邯鄲校區(qū)光華樓吳文政報(bào)告廳,200433 時(shí)間:2018年6月30日(星期六),上午8點(diǎn) - 下午6點(diǎn) 活動(dòng)介紹:RISC-V基金會(huì)將于上海舉辦RISC-V Day,介紹其全球會(huì)員的最新項(xiàng)目及其實(shí)施進(jìn)展,重點(diǎn)聚焦RISC-V生態(tài)系統(tǒng)在亞洲地區(qū)的發(fā)展。RISC-V基金會(huì)的企業(yè)成員晶心科技、Codasip、GreenWaves科技、ICT、Microsemi、SiFive和Syntacore將在上海RISC-V Day進(jìn)行演講?! ⊙葜v日程: · 面
- 關(guān)鍵字: RISC-V,AIoT
UltraSoC嵌入式分析技術(shù)與Imperas虛擬平臺(tái)聯(lián)手助力多核開發(fā)及調(diào)試
- UltraSoC和Imperas今日宣布:雙方將達(dá)成一項(xiàng)廣泛的合作,為多核系統(tǒng)級(jí)芯片(SoC)開發(fā)人員提供結(jié)合了嵌入式分析技術(shù)和虛擬平臺(tái)技術(shù)的強(qiáng)大組合。根據(jù)協(xié)議條款,UltraSoC將把Imperas開發(fā)環(huán)境的關(guān)鍵元素納入其提供的工具中,從而為設(shè)計(jì)人員提供一個(gè)統(tǒng)一的系統(tǒng)級(jí)預(yù)處理和后處理芯片開發(fā)流程,顯著地縮減了產(chǎn)品開發(fā)時(shí)間和整體開發(fā)成本?! ⊥ㄟ^(guò)結(jié)合半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)和相關(guān)軟件,UltraSoC提供行業(yè)領(lǐng)先的獨(dú)立片上監(jiān)測(cè)、分析和調(diào)試技術(shù)。Imperas首創(chuàng)的虛擬平臺(tái)方法使得軟件開發(fā)人員能盡早啟動(dòng)S
- 關(guān)鍵字: UltraSoC RISC-V
UltraSoC的分析IP產(chǎn)品獲Esperanto Technologies選用,以實(shí)現(xiàn)人工智能和機(jī)器學(xué)習(xí)應(yīng)用中的RISC-V多核并行處理
- UltraSoC日前宣布:公司的嵌入式分析知識(shí)產(chǎn)權(quán)(IP)產(chǎn)品已獲Esperanto Technologies選用,以實(shí)現(xiàn)大規(guī)模并行多核RISC-V系統(tǒng)級(jí)芯片(SoC)的開發(fā)。 Esperanto現(xiàn)在正將UltraSoC的嵌入式分析和調(diào)試技術(shù)整合至其高性能、高能效的“單芯片A.I.超級(jí)計(jì)算機(jī)(A.I. Supercomputer on a Chip)”中,該超級(jí)計(jì)算機(jī)擁有數(shù)千個(gè)64位RISC-V內(nèi)核,以支持人工智能(AI)和機(jī)器學(xué)習(xí)(ML)領(lǐng)
- 關(guān)鍵字: UltraSoC RISC-V
UltraSoC獲晶心科技選用于RISC-V開發(fā)的追蹤及調(diào)試
- UltraSoC日前宣布:亞洲領(lǐng)先且成熟的中央處理器半導(dǎo)體知識(shí)產(chǎn)權(quán)(CPU IP)供應(yīng)商晶心科技(Andes Technology)已采用UltraSoC先進(jìn)的嵌入式分析技術(shù),來(lái)支持其AndesCore系列RISC-V處理器。晶心科技將利用UltraSoC包括業(yè)界唯一商用RISC-V處理器追蹤解決方案在內(nèi)的獨(dú)一無(wú)二的IP產(chǎn)品系列,來(lái)實(shí)現(xiàn)其復(fù)雜應(yīng)用嵌入式產(chǎn)品的開發(fā)加速和調(diào)試增強(qiáng),這些應(yīng)用包括人工智能(AI)、計(jì)算機(jī)視覺(jué)、網(wǎng)絡(luò)控制器和存儲(chǔ)等。 兩家公司將攜手在即將舉行的RISC-V大
- 關(guān)鍵字: UltraSoC RISC-V
晶心科技AndeStar? V5發(fā)布,采用RISC-V技術(shù)提升新一代CPU性能
- 近年來(lái),RISC-V作為一種新興的開源處理器基礎(chǔ)架構(gòu)技術(shù)/標(biāo)準(zhǔn),一度吸引眾多業(yè)內(nèi)人士關(guān)注,而由于其指令集精簡(jiǎn)、模塊化,且易于允許擴(kuò)充,其生態(tài)環(huán)境也迅速成長(zhǎng),包括谷歌、華為、微軟、高通等許多業(yè)內(nèi)知名公司都陸續(xù)加入RISC-V基金會(huì)。晶心科技早在2016年就作為創(chuàng)始會(huì)員之一加入了RISC-V基金會(huì),并于近日,在京發(fā)布了其第一代基于RISC-V架構(gòu)——AndeStar? V5,并成為第一個(gè)采用 RISC-V的主流CPU IP公司。
- 關(guān)鍵字: RISC-V,CPU IP,AndeStar?
CEVA通過(guò)RISC-V擴(kuò)展藍(lán)牙和Wi-Fi IP平臺(tái)
- CEVA,全球領(lǐng)先的智能和互聯(lián)設(shè)備的信號(hào)處理IP授權(quán)許可廠商宣布通過(guò)其市場(chǎng)領(lǐng)先的RivieraWaves藍(lán)牙和Wi-Fi知識(shí)產(chǎn)權(quán)(IP)平臺(tái)集成了可選的開源RISC-V?MCU。 非營(yíng)利性RISC-V基金會(huì)執(zhí)行董事Rick?O'Connor評(píng)論道:“RISC-V在IoT領(lǐng)域的發(fā)展勢(shì)頭十分強(qiáng)勁,其代碼密度、性能和功耗特性非常合適這個(gè)領(lǐng)域。CEVA這樣的領(lǐng)先IP供應(yīng)商為RISC-V提供藍(lán)牙和Wi-Fi連接解決方案,將會(huì)進(jìn)一步推動(dòng)我們的生態(tài)系統(tǒng)蓬勃發(fā)展。” CEVA的Rivi
- 關(guān)鍵字: CEVA RISC-V
UltraSoC宣布提供業(yè)界首款RISC-V處理器跟蹤IP產(chǎn)品
- 領(lǐng)先的嵌入式分析技術(shù)開發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關(guān)鍵的推動(dòng)性技術(shù)。該跟蹤功能的加入意味著UltraSoC可以提供最全面的RISC-V商業(yè)化調(diào)試解決方案。 去年6月,UltraSoC公司已宣布計(jì)劃開發(fā)處理器跟蹤技術(shù),當(dāng)時(shí)還詳細(xì)公布了一種跟蹤技術(shù)規(guī)范,并考慮將其作為RISC-V開放標(biāo)準(zhǔn)的一部分?! ltraSoC的解決方案得到了包括晶心科技(Andes Technolo
- 關(guān)鍵字: UltraSoC RISC-V
risc介紹
RISC(reduced instruction set computer,精簡(jiǎn)指令集計(jì)算機(jī))是一種執(zhí)行較少類型計(jì)算機(jī)指令的微處理器,起源于80年代的MIPS主機(jī)(即RISC機(jī)),RISC機(jī)中采用的微處理器統(tǒng)稱RISC處理器。這樣一來(lái),它能夠以更快的速度執(zhí)行操作(每秒執(zhí)行更多百萬(wàn)條指令,即MIPS)。因?yàn)橛?jì)算機(jī)執(zhí)行每個(gè)指令類型都需要額外的晶體管和電路元件,計(jì)算機(jī)指令集越大就會(huì)使微處理器更復(fù)雜, [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473