首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> rc-ldpc

RC振蕩電路的幾種接法

  • 采用RC振蕩的方法非常多,如文氏橋振蕩等。這里介紹幾種筆者常用的方法: 1.最簡(jiǎn)單的振蕩器 這種振蕩器特點(diǎn)是:Tasymp;(1.4~2.3)R*
  • 關(guān)鍵字: 電路  振蕩  RC  

一種改進(jìn)的擴(kuò)展RC-LDPC碼校驗(yàn)矩陣構(gòu)造方法

  • 摘要:簡(jiǎn)要介紹了一種具有Z型結(jié)構(gòu)的擴(kuò)展式RC-LDPC碼校驗(yàn)矩陣的構(gòu)造方法,針對(duì)構(gòu)造中會(huì)出現(xiàn)4環(huán)的情況,提出了一種消除4環(huán)的方法,并基于非規(guī)則LDPC碼中信息節(jié)點(diǎn)不同度分布對(duì)性能產(chǎn)生不同影響的特點(diǎn),提出了一種改進(jìn)的
  • 關(guān)鍵字: 構(gòu)造  方法  矩陣  校驗(yàn)  擴(kuò)展  RC-LDPC  改進(jìn)  

基于IEEE802.1 6e標(biāo)準(zhǔn)的LDPC編碼器設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要 根據(jù)IEEE802.16e標(biāo)準(zhǔn)中對(duì)LDPC碼的定義,利用FPGA對(duì)編碼器進(jìn)行了實(shí)現(xiàn)。所采用的算法使用了線性復(fù)雜度編碼,降低了邏輯資源占用量,并提高了編碼速度。
    關(guān)鍵詞 IEEE 802.16e標(biāo)準(zhǔn);低密度奇偶校驗(yàn)碼;編碼器
  • 關(guān)鍵字: 編碼器  設(shè)計(jì)  實(shí)現(xiàn)  LDPC  標(biāo)準(zhǔn)  IEEE802  6e  基于  

英飛凌600V功率開(kāi)關(guān)器件家族又添新丁

  • ?????英飛凌RC-D功率開(kāi)關(guān)器件系列在單一芯片上融合了市場(chǎng)領(lǐng)先的英飛凌專有技術(shù)TrenchSTOP? IGBT(絕緣柵雙極型晶體管)和續(xù)流二極管,具有很低的開(kāi)關(guān)損耗和傳導(dǎo)損耗,并且減小了永磁電機(jī)驅(qū)動(dòng)電路的展板面積。新的RC-D快速IGBT具備更高開(kāi)關(guān)頻率,可實(shí)現(xiàn)更高能效,并且僅略微增加了逆變器的損耗。這有助于各種類型的應(yīng)用實(shí)現(xiàn)節(jié)能、降低對(duì)散熱管理的要求和降低電磁干擾(EMI),包括家用空調(diào)風(fēng)扇、洗碗機(jī)電機(jī)以及其他以4kHz至30kHz開(kāi)關(guān)頻
  • 關(guān)鍵字: 英飛凌  RC-D快速IGBT  

LDPC碼的設(shè)計(jì)以及在無(wú)線傳感器網(wǎng)絡(luò)中的應(yīng)用

  • 摘要:LDPC碼是眾所周知的優(yōu)秀信道編碼,性能接近香農(nóng)信道容量的極限。討論了在無(wú)線傳感器網(wǎng)絡(luò)中LDPC碼的設(shè)計(jì)和實(shí)際應(yīng)用,并提供了解決方案,以降低解碼復(fù)雜度,節(jié)省內(nèi)存占用量,提高了系統(tǒng)的誤碼率性能。結(jié)果表明,
  • 關(guān)鍵字: 網(wǎng)絡(luò)  應(yīng)用  傳感器  無(wú)線  設(shè)計(jì)  以及  LDPC  

基于CMMB系統(tǒng)的LDPC譯碼器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:根據(jù)CMMB中LDPC碼校驗(yàn)矩陣的結(jié)構(gòu)特點(diǎn),提出了一種部分并行譯碼結(jié)構(gòu)的實(shí)現(xiàn)方法,并在XILINX的VirtexIV的XC4VLX80型FPGA上實(shí)現(xiàn)了這種結(jié)構(gòu)。該設(shè)計(jì)充分利用了LDPC校驗(yàn)矩陣的規(guī)律,采用了一種適當(dāng)?shù)挠布Y(jié)構(gòu)和獨(dú)特
  • 關(guān)鍵字: CMMB  LDPC  系統(tǒng)  譯碼器    

多碼率QC-LDPC譯碼器設(shè)計(jì)與實(shí)現(xiàn)

  • 摘 要:低密度奇偶校驗(yàn)碼(LDPC)是目前最有效的差錯(cuò)控制手段之一,而其中準(zhǔn)循環(huán)LDPC 碼(QC-LDPC)應(yīng)用最為廣泛。提出了一種通用的多碼率QC-LDPC 譯碼器設(shè)計(jì)方法,并在FPGA 上完成了實(shí)現(xiàn)和測(cè)試。測(cè)試結(jié)果表明,該多
  • 關(guān)鍵字: 實(shí)現(xiàn)  設(shè)計(jì)  QC-LDPC  

基于RC網(wǎng)絡(luò)的相序保護(hù)器設(shè)計(jì)

  • 為解決電動(dòng)閥門控制系統(tǒng)中存在的三相交流電機(jī)反轉(zhuǎn)問(wèn)題,提出了一種基于RC網(wǎng)絡(luò)的相序保護(hù)裝置,描述了電路硬件結(jié)構(gòu),工作原理和元器件選型方法。保護(hù)器通過(guò)RC網(wǎng)絡(luò)電路對(duì)三相電壓信號(hào)采樣和移相,經(jīng)過(guò)整流濾波輸出開(kāi)關(guān)信號(hào)控制繼電器。結(jié)合典型應(yīng)用案例,根據(jù)380 V三相交流電源輸入和負(fù)載條件,計(jì)算出了電路元器件參數(shù)。實(shí)驗(yàn)結(jié)果表明,在380V三相交流系統(tǒng)中,保護(hù)器能夠?qū)ο嘈蜃鞒稣_的判斷。與傳統(tǒng)相序保護(hù)裝置相比,電路結(jié)構(gòu)簡(jiǎn)單,方便移植。參數(shù)稍加改變,也可以應(yīng)用到其他三相系統(tǒng)。
  • 關(guān)鍵字: 保護(hù)器  設(shè)計(jì)  相序  網(wǎng)絡(luò)  RC  基于  

RC浪涌吸收器rgd-rdu

RC浪涌吸收器 RG系列 jth012200

采用RC正弦振蕩電路制作的電子琴設(shè)計(jì)

  • O 引言   對(duì)于固定的簡(jiǎn)單功能的實(shí)現(xiàn),模擬電路具有結(jié)構(gòu)簡(jiǎn)單,實(shí)現(xiàn)方便,成本低廉的優(yōu)點(diǎn)。在這方面,模擬電路得到 ...
  • 關(guān)鍵字: RC  電子琴  震蕩  

Flyback的次級(jí)側(cè)整流二極管的RC尖峰吸收問(wèn)題

  •  在討論Flyback的次級(jí)側(cè)整流二極管的RC尖峰吸收問(wèn)題,在處理此類尖峰問(wèn)題上此處用RCD吸收會(huì)比用RC 吸收效果更好,用RCD吸收,其整流管尖峰電壓可以壓得更低(合理的參數(shù)搭配,可以完全吸收,幾乎看不到尖峰電壓),而
  • 關(guān)鍵字: 尖峰  吸收  問(wèn)題  RC  二極管  次級(jí)  整流  Flyback  

開(kāi)關(guān)電源中RC緩沖電路的設(shè)計(jì)

  • 摘要:開(kāi)關(guān)電源中緩沖電路性能的好壞直接影響到系統(tǒng)的品質(zhì)。文中給出了一種結(jié)構(gòu)簡(jiǎn)單、安裝方便的RC緩沖電路的設(shè)計(jì)方法,該方法不僅能降低開(kāi)關(guān)管的關(guān)斷損耗,而且還能降低變壓器的漏感和尖峰電壓。
    關(guān)鍵字:RC緩沖電
  • 關(guān)鍵字: 設(shè)計(jì)  電路  緩沖  RC  開(kāi)關(guān)電源  

RC電子鋸齒波產(chǎn)生器的優(yōu)化設(shè)計(jì)

  • 摘要:電子鋸齒波產(chǎn)生器在電子設(shè)備中擔(dān)當(dāng)著重要角色。文中設(shè)計(jì)了一個(gè)性能良好、結(jié)構(gòu)簡(jiǎn)單、成本低廉、維護(hù)方便的電子鋸齒波產(chǎn)生器。介紹了這種電子鋸齒波產(chǎn)生器的結(jié)構(gòu),說(shuō)明了它的工作原理,定量地用自動(dòng)控制理論分析
  • 關(guān)鍵字: 優(yōu)化  設(shè)計(jì)  產(chǎn)生  鋸齒  電子  RC  

基于FPGA的LDPC編碼設(shè)計(jì)

  • 針對(duì)低密度奇偶校驗(yàn)碼(簡(jiǎn)稱LDPC碼)的直接編碼運(yùn)算量較大、復(fù)雜度高,根據(jù)RicIlarclson和Urbanke(RU)建議的編碼方案,介紹一種適于在FPGA上實(shí)現(xiàn),利用有效校驗(yàn)矩陣來(lái)降低編碼復(fù)雜度的LDPC編碼方案,給出了編碼器設(shè)計(jì)實(shí)現(xiàn)的原理和編碼器的結(jié)構(gòu)和基本組成。在QuartusⅡ7.2軟件平臺(tái)上采用基于FPGA的VHDL語(yǔ)言實(shí)現(xiàn)了有效的編碼過(guò)程。結(jié)果表明:此方案在保證高效可靠傳輸?shù)耐瑫r(shí)降低了實(shí)現(xiàn)的復(fù)雜度。這種編碼方案可靈活應(yīng)用于不同的校驗(yàn)矩陣H,碼長(zhǎng)和碼率的系統(tǒng)中。
  • 關(guān)鍵字: FPGA  LDPC  編碼    
共75條 4/5 |‹ « 1 2 3 4 5 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473