首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> max-log-map算法

max-log-map算法 文章 進入max-log-map算法技術社區(qū)

電力巡檢人員手持移動終端設備傳感器解決方案

  • 電力巡檢人員手持移動終端設備傳感器解決方案-如今各行各業(yè)都需要用電,電力基礎設施的安全運行是國家經(jīng)濟發(fā)展的前提,保證電力設備和線路的安全運行是至關重要的,對電力設備和線路的檢修與維護也同樣重要。
  • 關鍵字: PDA  傳感器技術  MAX-6Q  SARA-G350  

近距離傳輸脈沖信號設計

  • 對于脈沖信號傳輸一百米左右距離的情況,首先用傳輸線理論分析了信號的傳輸特性,計算了信號傳輸?shù)难訒r、衰減和反射;然后采用RS-485 串行總線標準及在傳輸終端接匹配電阻的電路來傳輸脈沖信
  • 關鍵字: 脈沖信號  信號傳輸  MAX-485芯片  

基于VHDL語言為核心的EDA技術在醫(yī)學中的應用

  • VHDL超高速集成電路硬件描述語言是隨著集成電路系統(tǒng)化和高度集成化逐步發(fā)展起來的,是一種用于數(shù)字系統(tǒng)設計、測試,面向多領域、多層次的IEEE標準硬件描述語言。
  • 關鍵字: VHDL  Max+PlusⅡ  EDA  

獨特的功能——只有MAX II CPLD能夠提供

  • MAX? II CPLD 體系結構中兩個獨特的功能是其他 CPLD 所不具有的:內(nèi)部振蕩器和 8 Kbits 非易失用戶閃存 ( 請參考圖 1) 。
  • 關鍵字: MAX?II  體系結構  CPLD  獨特功能  

CPLD MAX II低成本架構

  • 基于極具突破性的新型CPLD架構,MAX? II器件重新定義了CPLD的價值定位。傳統(tǒng)意義上,CPLD由基于宏單元的邏輯陣列塊(LAB)和特定的全局布線矩陣組成。對于基于宏單元的構架,隨著邏輯密度的增加,布線區(qū)域呈指數(shù)性增長,因此當密度大于512宏單元時,該架構不具有高效的可升級性。
  • 關鍵字: 架構  CPLD  Max  

基于CPLD/FPGA的出租車計費系統(tǒng)

  • 介紹了出租車計費器系統(tǒng)的組成及工作原理,簡述了在EDA平臺上用單片CPLD器件構成該數(shù)字系統(tǒng)的設計思想和實現(xiàn)過程。論述了車型調整模塊、計程模塊、計費模塊、譯碼動態(tài)掃描模塊等的設計方法與技巧。
  • 關鍵字: CPLD/PPGA  硬件描述語言  出租車計費器  MAX+PLUS軟件  數(shù)字系統(tǒng)  

用MAX+PLUSⅡ開發(fā)Altera CPLD

  • 介紹利用MAX+PLUSⅡ軟件對Altera公司的CPLD進行圖形設計、編譯以及在系統(tǒng)編程的基本方法和步驟。
  • 關鍵字: PlusⅡ軟件  CPLD  在線編程  Max  

多項式擬合在log-add算法單元中的應用及其FPGA實現(xiàn)

  • 綜合考慮面積和速度等因素,采用一次多項式擬合實現(xiàn)了簡單快速的log-add算法單元。實驗結果表明,在相同的精度要求下,其FPGA實現(xiàn)資源占用合理,硬件開銷好于其他次數(shù)的多項式擬合實現(xiàn)方案。
  • 關鍵字: log-add算法單元  多項式擬合  FPGA  

FPGA設計開發(fā)軟件Quartus II的使用技巧之:Quartus II軟件基礎介紹

  • Quartus II設計軟件是Altera提供的完整的多平臺設計環(huán)境,能夠直接滿足特定設計需要,為可編程芯片系統(tǒng)(SOPC)提供全面的設計環(huán)境。Quartus II軟件含有FPGA和CPLD設計所有階段的解決方案。
  • 關鍵字: QuartusII  Max+PlusII  FPGA  

MAX1226/MAX1228/MAX1230串行12位模數(shù)轉換器(ADC)簡介

  • MAX1226/MAX1228/MAX1230是串行12位模數(shù)轉換器(ADC),內(nèi)置基準和溫度傳感器。這些器件具有片內(nèi)FIFO、掃描模式、內(nèi)部時鐘模式,內(nèi)部平均和AutoShutdowntrade;等特性。采用外部時鐘,其最高采樣速率可達300ksps。MAX1
  • 關鍵字: MAX    

Altera增強MAX II系列,進一步拓展其CPLD應用

  • Altera公司宣布,提供工業(yè)級溫度范圍以及功耗更低的MAX IIZ器件,從而進一步增強了MAX IIreg; CPLD系列。MAX IIZ CPLD完美的結合了邏輯密度、I/O和小外形封裝,靜態(tài)功耗降低了55%,非常適合低成本和低功耗應用。這
  • 關鍵字: Altera  MAX II  CPLD應用  

為MAX16046 EEPROM可編程系統(tǒng)管理器增加自動重啟功能

  • 引言 系統(tǒng)重啟功能對于有些應用非常實用,例如,無法提供復位的主控制器。本文介紹了一個在基于非易失(NV)故障寄存器的可編程系統(tǒng)管理器中產(chǎn)生簡單自動重啟操作的有效方案。在系統(tǒng)管理器中增加一個小器件,即可按照
  • 關鍵字: EEPROM  MAX  可編程系統(tǒng)    

那些關于寒冬的預言對嗎?國產(chǎn)手機品牌繼續(xù)擴張

  • 我看完全文發(fā)現(xiàn)是軟文。
  • 關鍵字: 酷派  MAX  

Mouser供貨Terasic MAX 10 Nios II嵌入式評估板

  •   貿(mào)澤電子(Mouser Electronics) 即日起開始分銷Terasic Technologies的 MAX® 10 Nios® II嵌入式評估套件 (NEEK)。此評估套件支持測試和開發(fā)Altera® MAX 10非易失性現(xiàn)場可編程門陣列 (FPGA),這一非常全面的設計環(huán)境為嵌入式開發(fā)人員提供了建立基于處理的系統(tǒng)所需的一切。套件允許開發(fā)人員根據(jù)其特定需求快速定制處理器和IP,而軟件不會受限于處理器的固定功能集。   Mouser分銷的Terasic MAX 10
  • 關鍵字: Mouser  MAX 10   

Altera在最新的MAX 10 FPGA套件中展示單芯片可配置處理器的能力

  •   Altera公司今天宣布提供第二代Nios® II嵌入式評估套件(NEEK),它安裝了Altera的非易失MAX® 10 FPGA以及Nios II軟核嵌入式處理器。MAX 10 NEEK是功能豐富的平臺,為嵌入式設計人員體驗非易失FPGA的定制嵌入式處理器功能提供了簡單便捷的方法。MAX 10 NEEK是由Altera及其電路板合作伙伴Terasic聯(lián)合開發(fā)的。   MAX 10 NEEK結合了基于MAX 10 FPGA的電路板以及一個7英寸5點多點觸摸顯示屏。嵌入式開發(fā)人員可
  • 關鍵字: Altera  MAX 10  
共168條 4/12 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473