首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fir

基于FPGA的高速FIR數(shù)字濾波器的設計

  •   1 引 言   目前FIR濾波器的實現(xiàn)方法主要有3種:利用單片通用數(shù)字濾波器集成電路、DSP器件和可編程邏輯器件實現(xiàn)。單片通用數(shù)字濾波器使用方便,但由于字長和階數(shù)的規(guī)格較少,不能完全滿足實際需要。使用DSP器件實現(xiàn)雖然簡單,但由于程序順序執(zhí)行,執(zhí)行速度必然不快。   FPGA有著規(guī)整的內(nèi)部邏輯陣列和豐富的連線資源,特別適合于數(shù)字信號處理任務,相對于串行運算為主導的通用DSP芯片來說,其并行性和可擴展性更好。但長期以來,F(xiàn)PGA一直被用于系統(tǒng)邏輯或時序控制上,很少有信號處理方面的應用,其原因主要是因
  • 關鍵字: 嵌入式系統(tǒng)  單片機  FIR  濾波器  FPGA  MCU和嵌入式微處理器  

基于FPGA的分布式算法FIR濾波器設計

  •   引 言   FIR(finite impulse response)濾波器是數(shù)字信號處理系統(tǒng)中最基本的元件,它可以在保證任意幅頻特性的同時具有嚴格的線性相頻特性,同時其單位沖激響應是有限的,沒有輸入到輸出的反饋,是穩(wěn)定的系統(tǒng)。因此,F(xiàn)IR濾波器在通信、圖像處理、模式識別等領域都有著廣泛的應用。   目前FIR濾波器的硬件實現(xiàn)有以下幾種方式:   一種是使用單片通用數(shù)字濾波器集成電路,這種電路使用簡單,但是由于字長和階數(shù)的規(guī)格較少,不易完全滿足實際需要。雖然可采用多片擴展來滿足要求,但會增加體積和
  • 關鍵字: 嵌入式系統(tǒng)  單片機  FIR  FPGA  濾波器  MCU和嵌入式微處理器  

基于Verilog HDL的FIR數(shù)字濾波器設計與仿真

  • 引言:數(shù)字濾波器是語音與圖像處理、模式識別、雷達信號處理、頻譜分析等應用中的一種基本的處理部件,它能滿足波器對幅度和相位特性的嚴格要求,避免模擬濾波器所無法克服的電壓漂移、溫度漂移和噪聲等問題。有限沖激響應(FIR)濾波器能在設計任意幅頻特性的同時保證嚴格的線性相位特性。   一、FIR數(shù)字濾波器   FIR濾波器用當前和過去輸入樣值的加權和來形成它的輸出,如下所示的前饋差分方程所描述的。   FIR濾波器又稱為移動均值濾波器,因為任何時間點的輸出均依賴于包含有最新的M個輸入樣值的一個窗。
  • 關鍵字: 嵌入式系統(tǒng)  單片機  Verilog  HDL  FIR  數(shù)字濾波器  嵌入式  

基于DSPBuilder的FIR濾波器的設計與實現(xiàn)

  • 1 引言 在信息信號處理過程中,如對信號的過濾、檢測、預測等,都要使用濾波器,數(shù)字濾波器是數(shù)字信號處理(DSP,DigitalSignalProcessing)中使用最廣泛的一種器件。常用的濾波器有無限長單位脈沖響應(ⅡR)濾波器和有限長單位脈沖響應(FIR)濾波器兩種[1],其中,F(xiàn)IR濾波器能提供理想的線性相位響應,在整個頻帶上獲得常數(shù)群時延從而得到零失真輸出信號,同時它可以采用十分簡單的算法實現(xiàn),這兩個優(yōu)點使FIR濾波器成為明智的設計工程師的首選,在采用VHDL或VerilogHDL等硬件描述語
  • 關鍵字: DSPBuilder  FIR  單片機  濾波器  嵌入式系統(tǒng)  

MATLAB環(huán)境下FIR濾波器的設計與仿真

  • 隨著信息時代的到來,數(shù)字信號處理已經(jīng)成為當今一門及其重要的學科和技術,并且在通信、語音、圖像、自動控制等眾多領域得到了廣泛的應用,在數(shù)字信號處理中,數(shù)字濾波器占有及其重要的地位,它具有精度高,可靠性好、靈活性大等特點,現(xiàn)代數(shù)字濾波器可以用軟件和硬件兩種方式來實現(xiàn),軟件方式實現(xiàn)的優(yōu)點是可以通過濾波器參數(shù)的改變?nèi)フ{(diào)整濾波器的性能。MATLAB是一種面向科學和工程計算的語言,它集數(shù)值分析,矩陣運算、信號處理和圖形顯示于一體,具有編程效率高、調(diào)試手段豐富、擴充能力強等特點,MATLAB的信號處理工具箱具有強大的函
  • 關鍵字: FIR  MATLAB  單片機  仿真  濾波器  嵌入式系統(tǒng)  設計  

基于DSPBuilder的FIR濾波器的設計與實現(xiàn)

  • 引言 在信息信號處理過程中,如對信號的過濾、檢測、預測等,都要使用濾波器,數(shù)字濾波器是數(shù)字信號處理(DSP,DigitalSignalProcessing)中使用最廣泛的一種器件。常用的濾波器有無限長單位脈沖響應(ⅡR)濾波器和有限長單位脈沖響應(FIR)濾波器兩種[1],其中,F(xiàn)IR濾波器能提供理想的線性相位響應,在整個頻帶上獲得常數(shù)群時延從而得到零失真輸出信號,同時它可以采用十分簡單的算法實現(xiàn),這兩個優(yōu)點使FIR濾波器成為明智的設計工程師的首選,在采用VHDL或VerilogHDL等硬件描述語言設
  • 關鍵字: DSPBuilder  FIR  單片機  濾波器  濾波器仿真  嵌入式系統(tǒng)  

基于XC2V1000型FPGA的FIR抽取濾波器的設計

  • 介紹XC2V1000型現(xiàn)場可編程門陣列(FPGA)的主要特性和FIR抽取濾波器的工作原理,重點闡述用XC2V1000實現(xiàn)FIR抽取濾波器的方法,并給出仿真波形和設計特點。
  • 關鍵字: V1000  1000  FPGA  FIR    

FPGA實現(xiàn)的FIR算法在汽車動態(tài)稱重儀表中的應用

  • 摘 要: 本文介紹了用FPGA實現(xiàn)的FIR算法,并對這種算法應用于汽車動態(tài)稱重儀表中的結果做了分析。實踐證明此算法用于動態(tài)稱重具有良好的效果。關鍵詞: FPGA;FIR;動態(tài)稱重引言車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅(qū)動力等,給動態(tài)稱重實現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產(chǎn)生過大的延遲導致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數(shù)字濾波消
  • 關鍵字: FIR  FPGA  動態(tài)稱重  
共98條 7/7 |‹ « 1 2 3 4 5 6 7

fir介紹

您好,目前還沒有人創(chuàng)建詞條fir!
歡迎您創(chuàng)建該詞條,闡述對fir的理解,并與今后在此搜索fir的朋友們分享。    創(chuàng)建詞條

熱門主題

FireWire(火線)    TRACE32-FIRE    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473