首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> d-phy

Cyclone V FPGA在高帶寬存儲接口中的應(yīng)用

  • 摘要:文中詳細(xì)地分析了Altera公司Cyclone V FPGA器件的硬核存儲控制器底層架構(gòu)和外部接口,并在此基礎(chǔ)上對Controller和PHY進(jìn)行了功能仿真。仿真結(jié)果表明硬核存儲控制器和PHY配合工作時的功能與設(shè)計預(yù)期相符,性能優(yōu)
  • 關(guān)鍵字: FPCA  硬核存儲控制器  HMC  PHY  

面向低時延工業(yè)以太網(wǎng)的Marvell PHY 產(chǎn)品

  •   以太網(wǎng)在企業(yè)級市場中得到了廣泛應(yīng)用—我們對于它在辦公環(huán)境中的應(yīng)用都非常熟悉,但是IEEE 802.3 系列標(biāo)準(zhǔn)總在不斷的演進(jìn),工業(yè)網(wǎng)絡(luò)自身也面臨著一些挑戰(zhàn),以太網(wǎng)及其組成部分也在不斷的演進(jìn)中以應(yīng)對工廠車間的需求。能提供低時延、增強(qiáng)靜電放電(ESD)保護(hù)性能的同時,還能夠在更寬的溫度范圍中運(yùn)行的硬件互聯(lián)在工業(yè)網(wǎng)絡(luò)應(yīng)用中是非常重要的。Marvell 的88E1510P/88E1512P/88E1510Q 系列 PHY(物理層器件)產(chǎn)品,從最開始就是與工業(yè)自動化領(lǐng)域的領(lǐng)導(dǎo)者合作共同進(jìn)行設(shè)計,并已
  • 關(guān)鍵字: Marvell  PHY  

選擇合適的轉(zhuǎn)換器:JESD204B與LVDS對比

  •   1 為不同應(yīng)用提供不同選擇   對于數(shù)據(jù)轉(zhuǎn)換器的高速串行傳輸,不同的應(yīng)用有不同的選擇。十多年來,數(shù)據(jù)轉(zhuǎn)換器制造商一直選擇LVDS作為主要差分信號技術(shù)。盡管有些LVDS應(yīng)用可使用更高的數(shù)據(jù)速率,但目前該市場上的轉(zhuǎn)換器廠商可提供的最大LVDS數(shù)據(jù)速率仍然為0.8至1 Gbps。LVDS技術(shù)一直難以滿足轉(zhuǎn)換器的帶寬要求。LVDS受TIA/EIA 644A規(guī)范控制,這是一項LVDS核心制造商的行業(yè)標(biāo)準(zhǔn)。該規(guī)范可作為設(shè)計人員的最佳實(shí)踐指南,提高不同廠商的LVDS發(fā)送器及接收器兼容性。同樣,沒有完全遵守LVDS
  • 關(guān)鍵字: JESD204B  LVDS  轉(zhuǎn)換器  FPGA  PHY  

力科發(fā)布MIPI M-PHY自動化物理層一致性測試,擴(kuò)展移動市場解決方案

  •   力科 (Teledyne LeCroy) 今天發(fā)布了符合MIPI M-PHY標(biāo)準(zhǔn)的自動化物理層發(fā)射機(jī)一致性測試方案。這套全新的QPHY-MIPI-MPHY一致性測試軟件,能夠在短時間內(nèi)測量大量的周期,提供M-PHY一致性側(cè)枝中最高等級的信心度。我們可以對所有當(dāng)前指定的GEARs的HS-MODE, PWM-MODE和SYS-MODE信號進(jìn)行測試。專為M-PHY測試而設(shè)計的新款有源終端適配器確保被測設(shè)備與示波器以一種簡單的,高性價比和高保真度的方式連接。這套全新的QPHY-MIPI-MPHY一致性測試軟件
  • 關(guān)鍵字: 力科  M-PHY  

力科發(fā)布MIPI M-PHY自動化物理層一致性測試,擴(kuò)展移動市場解決方案

  •   力科 (Teledyne LeCroy) 今天發(fā)布了符合MIPI M-PHY標(biāo)準(zhǔn)的自動化物理層發(fā)射機(jī)一致性測試方案。這套全新的QPHY-MIPI-MPHY一致性測試軟件,能夠在短時間內(nèi)測量大量的周期,提供M-PHY一致性側(cè)枝中最高等級的信心度。我們可以對所有當(dāng)前指定的GEARs的HS-MODE, PWM-MODE和SYS-MODE信號進(jìn)行測試。專為M-PHY測試而設(shè)計的新款有源終端適配器確保被測設(shè)備與示波器以一種簡單的,高性價比和高保真度的方式連接。這套全新的QPHY-MIPI-MPHY一致性測試軟件
  • 關(guān)鍵字: 力科  M-PHY  

基于FPGA的報文數(shù)據(jù)分析模塊的設(shè)計

  •   摘要:網(wǎng)絡(luò)報文數(shù)據(jù)的記錄和分析在智能化變電站中尤為重要,通過對整個通信過程的記錄可以為事故分析及運(yùn)行維護(hù)提供依據(jù)。本文提出了一種基于FPGA技術(shù)、結(jié)合相關(guān)通信協(xié)議的報文數(shù)據(jù)分析系統(tǒng)的設(shè)計方案,實(shí)現(xiàn)了報文數(shù)據(jù)分析系統(tǒng)的各功能子模塊,通過仿真運(yùn)行驗(yàn)證了系統(tǒng)良好的處理能力。   引言   隨著計算機(jī)技術(shù)、通信技術(shù)及網(wǎng)絡(luò)技術(shù)的迅速發(fā)展,基于這三種核心技術(shù)的自動化智能裝置在電網(wǎng)控制中的作用越來越突出。其中以交換式以太網(wǎng)和光纖光纜實(shí)現(xiàn)的網(wǎng)絡(luò)通信系統(tǒng)已經(jīng)逐漸成為變電站的重要單元。   如何記錄、分析某個智能單
  • 關(guān)鍵字: FPGA  以太網(wǎng)  IEC61850  PHY  CPU  MAC  201411  

Synopsys全新DesignWare MIPI D-PHY將面積和功耗縮減50%

  •   為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc.)日前宣布:已將其DesignWare® MIPI® D-PHY™的面積和功耗降低到了競爭性方案的50%,同時將性能提升至每通道2.5 Gbps,為移動、消費(fèi)類和汽車應(yīng)用降低了系統(tǒng)級芯片(SoC)的芯片成本并延長了電池續(xù)航能力。由于符合MIPI D-PHY v1.2規(guī)范,同時作為還包括DesignWare MIPI DSI 和 CSI-2 Controlle
  • 關(guān)鍵字: Synopsys  SoC  D-PHY  

Cadence推出16納米FinFET制程DDR4 PHY IP

  •   全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS)于2014年5月20日宣布,立即推出基于臺積電16納米FinFET制程的DDR4 PHY IP(知識產(chǎn)權(quán))。16納米技術(shù)與Cadence創(chuàng)新的架構(gòu)相結(jié)合,可幫助客戶達(dá)到DDR4標(biāo)準(zhǔn)的最高性能,亦即達(dá)到3200Mbps的級別,相比之下,目前無論DDR3還是DDR4技術(shù),最高也只能達(dá)到2133Mbps的性能。通過該技術(shù),需要高內(nèi)存帶寬的服務(wù)器、網(wǎng)絡(luò)交換、存儲器結(jié)構(gòu)和其他片上系統(tǒng)(SoC)現(xiàn)在可以使用Cadence? DD
  • 關(guān)鍵字: Cadence  DDR4 PHY IP  CRC  

Synopsys全新已流片DesignWare USB 3.0和USB 2.0 femtoPHY IP將面積縮小高達(dá)50%

  •   為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc.,納斯達(dá)克股票市場代碼:SNPS)今日宣布:通過推出全新的DesignWare?USB femtoPHY系列IP,已將USB PHY的實(shí)現(xiàn)面積縮小多達(dá)50%;從而可在28nm和14/16nmFinFET工藝節(jié)點(diǎn)上,將USB PHY設(shè)計的片芯占用面積和成本降至最低。采用28nm和14nm FinFET硅工藝的DesignWare USB femtoPHY已展示出穩(wěn)固的性能,使設(shè)計
  • 關(guān)鍵字: Synopsys  USB PHY  SoC  

新PHY產(chǎn)品助力物聯(lián)網(wǎng)奔向千兆以太網(wǎng)速

  •   在當(dāng)今的有線和無線網(wǎng)絡(luò)中,以太網(wǎng)是應(yīng)用最為廣泛的聯(lián)網(wǎng)接口,幾乎所有的數(shù)據(jù)、語音和視頻數(shù)據(jù)流都會經(jīng)過多個以太網(wǎng)鏈路。新興的物聯(lián)網(wǎng)網(wǎng)絡(luò)正在將日常設(shè)備轉(zhuǎn)變?yōu)橐活惾碌?、帶有傳感器的、可以用來傳送和處理信息的智能終端。
  • 關(guān)鍵字: 以太網(wǎng)  PHY  Vitesse  201405  

Vitesse率先獲得FIPS安全認(rèn)證

  •   為電信網(wǎng)、企業(yè)網(wǎng)和物聯(lián)網(wǎng)(IoT)網(wǎng)絡(luò)提供先進(jìn)芯片解決方案的領(lǐng)先供應(yīng)商Vitesse?Semiconductor公司(納斯達(dá)克股票代碼:VTSS)宣布:其帶有Intellisec??IEEE?802.1AE?MACsec技術(shù)的SynchroPHY?千兆以太網(wǎng)(GE)和10G以太網(wǎng)(10GE)PHY芯片,日前率先獲得了世界首批聯(lián)邦信息處理標(biāo)準(zhǔn)(FIPS)197?256位AES加密認(rèn)證。  FIPS?197是由美國國家標(biāo)準(zhǔn)技術(shù)研究所(NIST)發(fā)
  • 關(guān)鍵字: Vitesse  FIPS  PHY  AES  IoT  

Marvell發(fā)布全新28納米萬兆以太網(wǎng)和千兆以太網(wǎng)分組處理器產(chǎn)品

  •   全球整合式芯片解決方案的領(lǐng)導(dǎo)廠商美滿電子科技日前宣布推出全新Marvell??Prestera??DX分組處理器系列,為新一代接入網(wǎng)帶來安全、節(jié)能的解決方案。Marvell?Prestera?DX產(chǎn)品家族采用了先進(jìn)的SoC架構(gòu),延續(xù)了公司在基于28納米工藝的高集成度分組交換領(lǐng)域的領(lǐng)先地位。其中DX3300和DX3200家族設(shè)計用于簡化和保護(hù)這些融合的接入部署。此外,隨著市場加速采用萬兆以太網(wǎng)服務(wù)器,業(yè)界對于DX8200分組處理器家族的需求也不斷攀升。該處理器家族
  • 關(guān)鍵字: Marvell  以太網(wǎng)  SoC  DX3300  PHY  

Teledyne LeCroy發(fā)布MIPI M-PHY接收端測試方案

  •   Teledyne?LeCroy(力科),世界高速I/O分析和協(xié)議測試方案的領(lǐng)導(dǎo)者,發(fā)布了基于業(yè)內(nèi)唯一的具有協(xié)議識別能力的接受發(fā)送容限測試儀Phoenix上的MIPI?M-PHY接收端測試方案。MIPI?M-PHY總線主要應(yīng)用于平板電腦、智能手機(jī)、超極本上,預(yù)測顯示未來因?yàn)榛贛-PHY總線的移動設(shè)備的銷量增加,PC的銷量會下降。  Teledyne?LeCroy?MIPI?M-PHY?接收端測試方案支持高速GEAR1,?G
  • 關(guān)鍵字: Teledyne  M-PHY  PERT3  MIPI  

Teledyne LeCroy發(fā)布MIPI M-PHY協(xié)議層、發(fā)送端、接收端完整測試方案

  •   意識到移動市場對完整測試方案的需求,Teledyne?LeCroy公司推出了一系列測試和測量產(chǎn)品,以幫助加速移動設(shè)備的設(shè)計開發(fā)。對已有的MIPI物理層測試工具的補(bǔ)充,Teledyne?LeCroy公司推出了Eclipse?X34?協(xié)議分析儀用于M-PHY協(xié)議測試,以及對M-PHY接收端測試的PeRT3??Phonenix?M-PHY測試選項。這些新產(chǎn)品結(jié)合示波器上已有的發(fā)送端測試和協(xié)議解碼工具,一套采用了這些示波器工具的全自動化的一致性測試解決方案將在
  • 關(guān)鍵字: Teledyne  MIPI  M-PHY  PWM  

力科發(fā)布MIPI M-PHY完整測試方案

  •   MIPI?Alliance成員會議,芝加哥,2014/3/10,意識到移動市場對完整測試方案的需求,Teledyne?LeCroy公司推出了一系列測試和測量產(chǎn)品,以幫助加速移動設(shè)備的設(shè)計開發(fā)。對已有的MIPI物理層測試工具的補(bǔ)充,Teledyne?LeCroy公司推出了Eclipse?X34?協(xié)議分析儀用于M-PHY協(xié)議測試,以及對M-PHY接收端測試的PeRT3??Phonenix?M-PHY測試選項。這些新產(chǎn)品結(jié)合示波器上已有的發(fā)送端測試
  • 關(guān)鍵字: Teledyne  M-PHY  PERT3  PCIE  
共67條 3/5 « 1 2 3 4 5 »

d-phy介紹

  D-PHY   MIPI 協(xié)議中的一項,D-PHY提供了對DSI (串行顯示接口)和CSI(串行攝像頭接口)在物理層上的定義   D-PHY 描述了源同步,高速,低功耗的物理層。D-PHY的數(shù)據(jù)傳輸率不是固定的,500-1000 Mbit/s。D-phy取名自羅馬數(shù)字500 “D”。   PHY:   一條時鐘通道   一條或多條數(shù)據(jù)通道   三條主通道類型為:   單向時鐘通道 [ 查看詳細(xì) ]

熱門主題

D-PHY    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473