- 嵌入式運行速度高,系統(tǒng)較復(fù)雜,常常集成超大規(guī)模FPGA器件、DSP器件、DDR存儲器以及各種接口電路。這對電源的輸出電壓值、功耗、電壓精度、上電順序以及電源完整性提出更高的要求。這里介紹一種基于CPCI的嵌入式單板
- 關(guān)鍵字:
電源 方案設(shè)計 計算機 單板 CPCI 嵌入式 基于
- 摘要:為實現(xiàn)某基帶中頻調(diào)制設(shè)備的全數(shù)字、低故障率、小型化和可重組目標,采用基于CPCI總線技術(shù)和軟件重組等設(shè)計方法完成了數(shù)字化中頻調(diào)制器的設(shè)計。測試和應(yīng)用結(jié)果表明,該調(diào)制器各項技術(shù)指標滿足設(shè)計要求、各項功
- 關(guān)鍵字:
調(diào)制器 設(shè)計 應(yīng)用 中頻 重組 CPCI 總線 基于
- 摘要 無源雷達由于其特殊的體制,對肩負著數(shù)據(jù)處理和顯示控制等任務(wù)的無源雷達終端系統(tǒng)提出了更高的要求。文中介紹一種基于CPCI總線的無源雷達終端系統(tǒng),滿足了無源雷達高速、大容量數(shù)據(jù)處理及傳輸?shù)囊蟆?br />關(guān)鍵詞
- 關(guān)鍵字:
系統(tǒng) 實現(xiàn) 終端 雷達 CPCI 總線 基于
- 摘要:設(shè)計了一套基于CPCI總線,PCI9054橋接芯片和可編程邏輯器件(FPGA)的高速數(shù)據(jù)采集卡。FPGA作為本地主控芯片,根據(jù)工控機經(jīng)PCI9054轉(zhuǎn)發(fā)的采集命令,通過光纖接口實現(xiàn)與雷達接收機的通信。采用高速RAM緩存數(shù)據(jù),采
- 關(guān)鍵字:
CPCI 光纖接口 數(shù)據(jù)采集卡
- 1. 前言由于某型號電磁閥熱真空試驗需要出廠完成,在試驗過程中需測試閥門響應(yīng)特性,傳統(tǒng)的測試設(shè)備體積無法滿 ...
- 關(guān)鍵字:
CPCI 總線技術(shù) 便攜式 電磁閥 檢測儀
- 1 引言 嵌入式系統(tǒng)廣泛應(yīng)用于控制和通信領(lǐng)域。而這些系統(tǒng)運行速度高,系統(tǒng)較復(fù)雜,常常集成超大規(guī)模FPGA器 ...
- 關(guān)鍵字:
CPCI 嵌入式 電源
- 基于CPCI總線的多片ADSP-TS201引導(dǎo)設(shè)計,摘要:分析了ADI公司TigerSHARC系列數(shù)字信號處理器ADSP-TS201的引導(dǎo)方式,設(shè)計實現(xiàn)了基于該DSP處理器的某雷達信號處理機的自動引導(dǎo)方案。與其他加載方式相比,該引導(dǎo)方案采用CPCI總線向板卡傳輸引導(dǎo)代碼,進而通過鏈
- 關(guān)鍵字:
引導(dǎo) 設(shè)計 ADSP-TS201 總線 CPCI 基于
- PCI9656實現(xiàn)與CPCI總線通信的雷達信號處理板,本文在詳細闡述處理板的整體結(jié)構(gòu)和DSP與PCI9656的接口電路設(shè)計原理的基礎(chǔ)上,提出一種ADSP—TS201基于橋芯片PCI9656實現(xiàn)與CPCI總線通信的雷達信號處理板的設(shè)計方案,實現(xiàn)RocketIO到DSP數(shù)據(jù)的高速傳輸,它克服了
- 關(guān)鍵字:
雷達 信號處理 通信 總線 實現(xiàn) CPCI PCI9656
- CPCI總線實現(xiàn)實時圖像信號處理平臺設(shè)計,DSP+FPGA混用設(shè)計 為了提高算法效率,實時處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計的。本系統(tǒng)要求DSP可以滿足算法控制結(jié)構(gòu)復(fù)雜、運算速度高、尋址靈活、通信能力強大的要求。所以,我們選擇指令周期短
- 關(guān)鍵字:
信號處理 平臺 設(shè)計 圖像 實時 總線 實現(xiàn) CPCI
- 基于CPCI接口DSP板的雷達目標模擬器,提出一種基于CPCI接口DSP板的C波段雷達目標模擬器。探測回波模擬,采用軟硬件相結(jié)合的方法。由主控計算機根據(jù)雷達工作參數(shù)預(yù)先設(shè)定并計算目標數(shù)據(jù),然后將數(shù)據(jù)加載到硬件電路中。硬件電路實時合成雷達回波信號并輸出
- 關(guān)鍵字:
目標 模擬器 雷達 DSP CPCI 接口 基于
- 摘要:介紹了嵌入式系統(tǒng)中使用的基于CPCI總線的PowerPC主處理板的設(shè)計方法,以目前廣泛應(yīng)用的G4系列RISC微處理器MPC7410作為核心處理器,以PC107作為控制器,PCI6150作為PCI-to-PCI橋,加上FPGA控制電路構(gòu)成硬件平臺
- 關(guān)鍵字:
處理 設(shè)計 PowerPC 總線 CPCI 基于
- 本文設(shè)計的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過Verilog HDL語言在FPGA中產(chǎn)生相應(yīng)的控制信號,完成對數(shù)據(jù)的快速讀寫,從而實現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。高速數(shù)據(jù)傳輸技術(shù)是現(xiàn)代信息技術(shù)的前沿科技
- 關(guān)鍵字:
數(shù)據(jù)通信 CPCI 實現(xiàn) FPGA 基于
- 摘要 通過在FPGA中編寫Verilog HDL語言控制CPCI協(xié)議轉(zhuǎn)換芯片,從而實現(xiàn)與CPCI總線之間的高速通信。實驗結(jié)果證明,該設(shè)計方案工作穩(wěn)定、傳輸速度快、數(shù)據(jù)準確,并可擴展到其他需要通過CPCI總線的嵌入式系統(tǒng)中。
關(guān)鍵
- 關(guān)鍵字:
設(shè)計 實現(xiàn) 接口 總線 數(shù)據(jù) CPCI
- 基于CPCI總線的智能AD,DA模塊設(shè)計, 在工業(yè)控制領(lǐng)域,為了實現(xiàn)采集和控制功能,經(jīng)常會使用到A/D,D/A模塊。在實際使用中A/D,D/A模塊和主機之間通信方式可以有很多選擇。比如RS 232,RS 422,網(wǎng)絡(luò)等接口方式。在該設(shè)計中A/D,D/A模塊通過CPCI總線與主機通信,通過A/D接口采集數(shù)據(jù),經(jīng)過伺服控制軟件處理,輸出模擬量驅(qū)動執(zhí)行機構(gòu)。
- 關(guān)鍵字:
DA 模塊 設(shè)計 AD 智能 CPCI 總線 基于
cpci介紹
一、CPCI簡介
Compact PCI(Compact Peripheral Component Interconnect)簡稱CPCI,中文又稱緊湊型PCI,是國際工業(yè)計算機制造者聯(lián)合會(PCI Industrial Computer Manufacturer's Group,簡稱PICMG)于1994提出來的一種總線接口標準。是以PCI電氣規(guī)范為標準的高性能工業(yè)用總線。CPCI的C [
查看詳細 ]