首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> vb-ddc

心之所向,無往不至 — “90后”全可編程創(chuàng)新新勢力閃耀DDC 2017中國區(qū)總決賽

  •   「可見光通信便攜式多語種交互式語音講解系統(tǒng)」、「機(jī)器人輔助康復(fù)訓(xùn)練系統(tǒng)」、「手勢識別與空中寫字系統(tǒng)」、「時間飛行相機(jī)」、「近紅外靜脈手背顯像系統(tǒng)」、「可穿戴智能運(yùn)動設(shè)備」……來自于全國各大高校的21項(xiàng)看點(diǎn)十足的“全可編程”創(chuàng)新創(chuàng)業(yè)項(xiàng)目,48位充滿腦洞、才華、與激情的追夢少年,在剛剛過去的一個周末,Digilent Design Contest (DDC) 2017中國區(qū)決賽 見證了國內(nèi)90后“全可編程創(chuàng)新新勢力”的集體閃耀!  DIGILENT全可編程
  • 關(guān)鍵字: DDC  FPGA  

“復(fù)旦共識,天大行動,北京指南”之后,開啟新工科之“交大篇章”

  •   【背景】“新工科”(Emerging Engineering Education:3E)是基于國家戰(zhàn)略發(fā)展新需求,國際競爭新形勢、立德樹人新要求而提出的我國工程教育改革方向?!靶鹿た啤钡膬?nèi)涵是以立德樹人為引領(lǐng),以應(yīng)對變化、塑造未來為建設(shè)理念,以繼承與創(chuàng)新、交叉與融合、協(xié)調(diào)與共享為主要途徑,培養(yǎng)未來多元化、創(chuàng)新型卓越工程人才,具有戰(zhàn)略型、創(chuàng)新性、系統(tǒng)化、開放式的特征?!靶鹿た啤苯ㄔO(shè)將階段推進(jìn),需要重點(diǎn)把握學(xué)與教、實(shí)踐與創(chuàng)新創(chuàng)業(yè)、本土化與國際化三個任務(wù),關(guān)鍵在于實(shí)現(xiàn)立法保障、擴(kuò)大辦學(xué)自
  • 關(guān)鍵字: FPGA  DDC  

基于FPGA的數(shù)字下變頻的工作理念分析

  •  近年來,軟件無線電已經(jīng)成為通信領(lǐng)域一個新的發(fā)展方向,數(shù)字下變頻技術(shù)(Digital Down Converter-DDC)是軟件無線電的核心技術(shù)之一,也是計(jì)算量最大的部分?;贔PGA的DDC設(shè)計(jì)一
  • 關(guān)鍵字: DSP  DDC  FPGA  濾波器  

深度解析示波器的DDC(數(shù)字下變頻)技術(shù)的武林哲學(xué)

  • 模擬信號經(jīng)過ADC后變成數(shù)字信號,之后選擇不同的窗函數(shù)進(jìn)行加窗處理,最后直接做FFT將信號變換到頻域。通過該種處理方式得到的頻譜范圍為0Hz至最大頻率
  • 關(guān)鍵字: 示波器  DDC  模擬信號  

DDC控制的伺服電機(jī)

  • 隨著大型企業(yè)自動化程度越來越高,對伺服電機(jī)的要求也在提高,電機(jī)作為自動控制系統(tǒng)中的一類重要元件,其可靠性、精度和響應(yīng)快慢直接影響到控制系統(tǒng)的工作性能,是不容忽視的重要環(huán)節(jié)。因此,伺服電機(jī)的ddc有著很高
  • 關(guān)鍵字: DDC    伺服電機(jī)  

超低功耗DDC工藝技術(shù)幫助中國IC設(shè)計(jì)業(yè)撬動IoT巨大商機(jī)

  •   近兩年來中國IC產(chǎn)業(yè)勢力和相關(guān)資本的幾個大手筆收購事件以及IC Insight 最新榜單中兩家中國大陸IC設(shè)計(jì)公司闖入全球10強(qiáng),讓今年的ICCAD(中國集成電路設(shè)計(jì)業(yè)2015年會暨中國集成電路產(chǎn)業(yè)創(chuàng)新發(fā)展高峰論壇)顯得格外熱鬧和引人注目。會上,中國IC設(shè)計(jì)分會理事長魏少軍公布,2015年中國IC設(shè)計(jì)產(chǎn)業(yè)持續(xù)擴(kuò)大,銷售額將達(dá)到人民幣1234.16億元,將成長25.62%,占全球IC設(shè)計(jì)產(chǎn)業(yè)32.39%。據(jù)中國半導(dǎo)體協(xié)會統(tǒng)計(jì),中國IC設(shè)計(jì)公司目前統(tǒng)計(jì)有736家,較去年的681家擴(kuò)大了
  • 關(guān)鍵字: DDC  IoT  

破解神秘雜散之謎: 別責(zé)怪DDC!

  •   最近在評估貴公司一款集成數(shù)字下變頻器(DDC)功能的高速ADC的輸出頻譜時,一些人發(fā)現(xiàn)了一些“奇怪”的現(xiàn)象。 針對這一現(xiàn)象,什么樣的回答才能解釋為什么存在一種神秘的雜散呢?   DDC包括一個抽取濾波器,它可以消除傳統(tǒng)的輸入抗混疊濾波要求,同時又以數(shù)字方式濾出目標(biāo)基帶信號,要處理的凈有效數(shù)據(jù)量會更少。 如果在測試一個頻率規(guī)劃,想看看不在DDC通帶和過渡帶之內(nèi)的輸入頻率是否真的被衰減100 dB以上(參見下圖)。 在使能抽取濾波器的情況下對ADC輸出數(shù)據(jù)運(yùn)行FFT,并在得到的輸
  • 關(guān)鍵字: DDC  濾波器  

PLC與DDC實(shí)現(xiàn)電梯監(jiān)控

  • 1引言電梯安全性是電梯運(yùn)行的首要條件,對這類控制系統(tǒng)的更新?lián)Q代和技術(shù)改造勢在必行。PLC(可編程控制器)作...
  • 關(guān)鍵字: PLC  DDC  電梯監(jiān)控  

在樓宇自控系統(tǒng)中,PLC與DDC誰更有優(yōu)勢

  • DDC是由PLC發(fā)展而來的,是生產(chǎn)廠家專門針對細(xì)化市場而設(shè)計(jì)的,其與PLC最大的優(yōu)勢就只有固定的一部分控制程序這 ...
  • 關(guān)鍵字: 樓宇  自控系統(tǒng)  PLC  DDC  

聯(lián)華電子與SuVolta 宣布聯(lián)合開發(fā)28納米低功耗工藝技術(shù)

  • 聯(lián)華電子公司(NYSE: UMC; TWSE: 2303) ("UMC") 與SuVolta公司,日前宣布聯(lián)合開發(fā)28納米工藝。該項(xiàng)工藝將SuVolta的Deeply Depleted Channel? (DDC)晶體管技術(shù)集成到聯(lián)華電子的28納米High-K/Metal Gate(HKMG)高效能移動(HPM)工藝。SuVolta與聯(lián)華電子正密切合作利用DDC晶體管技術(shù)的優(yōu)勢來降低泄漏功耗,并提高SRAM的低電壓效能。
  • 關(guān)鍵字: 聯(lián)華  28納米  DDC  晶體管  

基于DDC和DUC的大帶寬DRFM設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要 介紹了采用DDC和DUC技術(shù)實(shí)現(xiàn)的大帶寬DRFM及其基本原理,并在Matlab中進(jìn)行了理論仿真,使用QuartusⅡ完成了對整個系統(tǒng)及內(nèi)部模塊的建模,最后在Modelsim中進(jìn)行了整個系統(tǒng)的功能仿真,為今后DRFM技術(shù)的研究提供理
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  DRFM  帶寬  DDC  DUC  基于  

SuVolta發(fā)布DDC技術(shù)的電路級性能與功耗優(yōu)勢

  • 致力于開發(fā)低功耗CMOS技術(shù)的公司SuVolta日前發(fā)布了一項(xiàng)旨在展示其DDC(深度耗盡通道,Deeply Depleted Channel?)技術(shù)在性能和功耗方面優(yōu)勢的測試結(jié)果。該結(jié)果來自于采用SuVoltaPowerShrink?低功耗CMOS平臺設(shè)計(jì)、并由富士通半導(dǎo)體有限公司的65納米低功耗工藝制造的模擬及數(shù)字電路。
  • 關(guān)鍵字: SuVolta  富士通  半導(dǎo)體  DDC  

基于FPGA的DDC濾波器設(shè)計(jì)與仿真

  • 近年來,軟件無線電已經(jīng)成為通信領(lǐng)域一個新的發(fā)展方向,數(shù)字下變頻技術(shù)(Digital Down Converter-DDC)是軟件無線電 ...
  • 關(guān)鍵字: FPGA  DDC  濾波器  仿真  

基于FPGA的DDC設(shè)計(jì)及仿真

  • 摘要:在軟件無線電數(shù)字接收機(jī)中,從AD前端采集過來的數(shù)字信號頻率高達(dá)72 MHz,如此高的頻率使得后端DSP不能直接完成相關(guān)的數(shù)字信號處理任務(wù)。因此合理的設(shè)計(jì)基于FPGA的DDC,以降低數(shù)字信號頻率,方便后端DSP實(shí)時完成
  • 關(guān)鍵字: FPGA  DDC  仿真    
共31條 1/3 1 2 3 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473