首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> tsclk

硬件電路時序計算方法與應(yīng)用實例

  •   摘要:本文針對高速電路設(shè)計中經(jīng)常面臨的時序問題,提出了時序分析和計算方法,并結(jié)合SPI4.2接口給出了具體分析實例。   1 滿足接收端芯片的建立/保持時間的必要性   在高速數(shù)字電路設(shè)計中,由于趨膚效應(yīng)、臨近干擾、電流高速變化等因素,設(shè)計者不能單純地從數(shù)字電路的角度來審查自己的產(chǎn)品,而要把信號看作不穩(wěn)定的模擬信號。采用頻譜分析儀對信號分析,可以發(fā)現(xiàn),信號的高頻譜線主要來自于信號的變化沿而不是信號頻率。例如一個1MHz的信號,雖然時鐘周期為1微秒,但是如果其變化沿上升或下降時間為納秒級,則在頻譜儀
  • 關(guān)鍵字: DATA  源同步系統(tǒng)  數(shù)據(jù)類信號  時序  TSCLK  201412  
共1條 1/1 1

tsclk介紹

您好,目前還沒有人創(chuàng)建詞條tsclk!
歡迎您創(chuàng)建該詞條,闡述對tsclk的理解,并與今后在此搜索tsclk的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473