高性能 文章 最新資訊
高性能TD-SCDMA接收機(jī)設(shè)計(jì)方案

- 在中國(guó),時(shí)分同步碼分多址(TD-SCDMA) 作為寬帶CDMA(WCDMA)的替代標(biāo)準(zhǔn),正試圖在各種環(huán)境下提供比WCDMA更好的覆蓋率。WCDMA是專門針對(duì)對(duì)稱業(yè)務(wù)和宏單元站點(diǎn)優(yōu)化了的一種標(biāo)準(zhǔn)。為了支持TD-SCDMA技術(shù),業(yè)界已經(jīng)成功開發(fā)
- 關(guān)鍵字: 方案 設(shè)計(jì) 接收機(jī) TD-SCDMA 高性能
基于DDS+PLL高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)

- 基于DDS+PLL高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn),摘要:結(jié)合DDS+PLL技術(shù),采用DDS芯片AD9851和集成鎖相芯片ADF4113完成了GSM 1 800 MHz系統(tǒng)中高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)。詳細(xì)介紹系統(tǒng)中核心芯片的性能、結(jié)構(gòu)及使用方法,并運(yùn)用ADS和ADISimPLL軟件對(duì)設(shè)計(jì)方案進(jìn)行
- 關(guān)鍵字: 合成器 設(shè)計(jì) 實(shí)現(xiàn) 頻率 高性能 DDS PLL 基于
DDS+PLL高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)

- DDS+PLL高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn),摘要:結(jié)合DDS+PLL技術(shù),采用DDS芯片AD9851和集成鎖相芯片ADF4113完成了GSM 1 800 MHz系統(tǒng)中高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)。詳細(xì)介紹系統(tǒng)中核心芯片的性能、結(jié)構(gòu)及使用方法,并運(yùn)用ADS和ADISimPLL軟件對(duì)設(shè)計(jì)方案進(jìn)行
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 合成器 頻率 PLL 高性能 DDS
PS223在高性能ATX開關(guān)電源中的應(yīng)用
- 摘要:介紹點(diǎn)晶科技的電源管理監(jiān)控芯片PS223的功能及其在高性能大功率ATX開關(guān)電源中的設(shè)計(jì)應(yīng)用。PS223是目前市面上防過壓、過流、欠壓、短路、過載及防雷擊保護(hù)功能最齊全且通用的控制芯片,應(yīng)用該芯片設(shè)計(jì)的開關(guān)
- 關(guān)鍵字: 應(yīng)用 開關(guān)電源 ATX 高性能 PS223
基于H.323高性能MCU的設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:針對(duì)基于H.323協(xié)議的Openh323開源視頻會(huì)議系統(tǒng)中源MCU容納終端有限,圖像質(zhì)量差等缺陷,在VC++6.0開發(fā)平臺(tái)上,采用基于幀緩沖映射軟交換技術(shù)改進(jìn)源碼中的MCU,提高其存儲(chǔ)轉(zhuǎn)發(fā)的能力,從而增加參與視頻會(huì)議的
- 關(guān)鍵字: 實(shí)現(xiàn) 設(shè)計(jì) MCU 高性能 基于
基于高性能模擬器件簡(jiǎn)化便攜式醫(yī)療設(shè)備原理及設(shè)計(jì)

- 基于高性能模擬器件簡(jiǎn)化便攜式醫(yī)療設(shè)備原理及設(shè)計(jì),醫(yī)療電器OEM廠商正在開發(fā)技術(shù)含量更高的、用于治療和監(jiān)控常見疾病的個(gè)人保健設(shè)備。這些產(chǎn)品價(jià)格合理,極大提高了醫(yī)療保健質(zhì)量。MCU在家用血壓計(jì)、肺活量計(jì)、脈搏血氧計(jì)及心率監(jiān)測(cè)器等便攜式醫(yī)療設(shè)備中起著重要作用。
- 關(guān)鍵字: 醫(yī)療設(shè)備 原理 設(shè)計(jì) 便攜式 簡(jiǎn)化 高性能 模擬 器件 基于
一種高性能CMOS電荷泵的設(shè)計(jì)
- 摘要: 設(shè)計(jì)了一種用于電荷泵鎖相環(huán)的CMOS電荷泵電路。電路中采用3對(duì)自偏置高擺幅共源共柵電流鏡進(jìn)行泵電流鏡像,增大了低電壓下電荷泵的輸出電阻,實(shí)現(xiàn)了上下兩個(gè)電荷泵的匹配。為消除單端電荷泵存在的電荷共享問題
- 關(guān)鍵字: 設(shè)計(jì) 電荷 CMOS 高性能
多內(nèi)核處理器開發(fā)趨勢(shì)下的高性能視頻系統(tǒng)設(shè)計(jì)

- 多內(nèi)核處理器開發(fā)趨勢(shì)下的高性能視頻系統(tǒng)設(shè)計(jì),時(shí)鐘頻率的提高帶來的高功耗、深亞微米半導(dǎo)體制造工藝漏電流產(chǎn)生的高功耗以及更多的設(shè)計(jì)挑戰(zhàn)促使處理器設(shè)計(jì)制造商開始將思路轉(zhuǎn)向到多內(nèi)核集成的解決方案上來。多核處理器技術(shù)是提高處理器性能的有效方法,因?yàn)樘幚砥?/li>
- 關(guān)鍵字: 視頻系統(tǒng) 設(shè)計(jì) 高性能 趨勢(shì) 處理器 開發(fā) 內(nèi)核
一種嵌入式高性能比較器

- 一種嵌入式高性能比較器,針對(duì)一款嵌入式10位逐次逼近型A/D轉(zhuǎn)換器,我們?cè)O(shè)計(jì)出一種低功耗高精度的比較器。該比較器采用多級(jí)結(jié)構(gòu),其中前三級(jí)是帶有正反饋的差分放大器,而后三級(jí)則是簡(jiǎn)單的反相器。此外,我們?cè)陔娐分幸胼斎胧д{(diào)校準(zhǔn)和輸出失調(diào)校準(zhǔn)的混合技術(shù),以及實(shí)現(xiàn)自清零的電路技術(shù)。該比較器還采用SMIC0.25μmCMOS工藝模型,在2.5V電源電壓下,我們使用HSPICE仿真的結(jié)果表明:其比較精度可達(dá)到0.2mV、速度為20MHz,而功耗僅為8μW。
- 關(guān)鍵字: 比較 高性能 嵌入式
高性能介紹
您好,目前還沒有人創(chuàng)建詞條高性能!
歡迎您創(chuàng)建該詞條,闡述對(duì)高性能的理解,并與今后在此搜索高性能的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)高性能的理解,并與今后在此搜索高性能的朋友們分享。 創(chuàng)建詞條
相關(guān)主題
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
