首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> 過采樣

遠(yuǎn)程高精度溫度數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 0 引言常用的溫度傳感器有熱電阻、集成溫度傳感器和數(shù)字式溫度傳感器等多種。熱電阻因其測(cè)量精度高,且性能穩(wěn)定,在高精度溫度測(cè)量中占有重要的地位。通常在傳感器信號(hào)經(jīng)信號(hào)調(diào)理,采用12bit、16bitAD器件對(duì)傳感器的
  • 關(guān)鍵字: 過采樣  溫度數(shù)據(jù)采集  32位單片機(jī)  TCP/IP  熱電阻  

基于FPGA的異步LVDS過采樣的研究和實(shí)現(xiàn)

  • 摘要:針對(duì)LVDS接口,研究并實(shí)現(xiàn)了一種基于FPGA的LVDS過采樣技術(shù),重點(diǎn)對(duì)LVDS過采樣技術(shù)中系統(tǒng)組成、ISERDESE2、時(shí)鐘采樣、數(shù)據(jù)恢復(fù)單元、時(shí)鐘同步狀態(tài)機(jī)等關(guān)鍵技術(shù)進(jìn)行了描述,并基于Xilinx FPGA進(jìn)行了驗(yàn)證,傳輸速
  • 關(guān)鍵字: 低電壓差分信號(hào)傳輸  過采樣  時(shí)鐘恢復(fù)單元  

強(qiáng)化無線通信濾波效果 連續(xù)時(shí)間ΔΣ調(diào)制器受矚目

  • 連續(xù)時(shí)間Sigma;-Delta;調(diào)制器(Continuous-Time Delta;Sigma; Modulator)先天上具有對(duì)輸入信號(hào)濾波的效果,可降低前級(jí)濾波器設(shè)計(jì)復(fù)雜度,并提升信號(hào)質(zhì)量,因而成為現(xiàn)今無線通信系統(tǒng)接收機(jī)(Receiver)設(shè)計(jì)的常用方
  • 關(guān)鍵字: 連續(xù)時(shí)間ΔΣ調(diào)制器    過采樣    ADC    環(huán)路濾波器  

高動(dòng)態(tài)范圍ADC:逐次逼近型抑或Σ-Δ型?

  • 工業(yè)、儀器儀表和醫(yī)療設(shè)備中使用的高性能數(shù)據(jù)采集信號(hào)鏈需要寬動(dòng)態(tài)范圍和高精度。 通過增加可編程增益放大器,或者并聯(lián)使用多個(gè)ADC,然后利用數(shù)字后處理對(duì)結(jié)果進(jìn)行平均,可以提高ADC的動(dòng)態(tài)范圍,但受制于功耗、空間
  • 關(guān)鍵字: ADC    動(dòng)態(tài)范圍    過采樣    SAR型    Σ-Δ型  

高精度低功耗Sigma-Delta調(diào)制器的設(shè)計(jì)

  • 設(shè)計(jì)了一種應(yīng)用于音頻和傳感領(lǐng)域的高精度低功耗的Sigma-Delta調(diào)制器。該調(diào)制器采用四階單環(huán)一位的CRFF結(jié)構(gòu),通過開關(guān)電容型全差分電路的使用,減小了偶次諧波、襯底以及電源噪聲,以及斬波技術(shù)的使用,降低了直流失調(diào)和低頻噪聲,達(dá)到了提高精度和降低功耗的目的。本設(shè)計(jì)采用Global foundries 0.18μm CMOS工藝,電源電壓為1.8 V,過采樣率為128,采樣時(shí)鐘頻率為5.12 MHz。仿真結(jié)果表明,該調(diào)制器信噪比達(dá)100.2 dB,整個(gè)調(diào)制器的功耗僅為380 μW。
  • 關(guān)鍵字: 音頻  傳感器  Sigma―Delta調(diào)制器  過采樣  

∑-△模數(shù)轉(zhuǎn)換器工作原理及簡單分析

  • 摘要:sum;-△A/D轉(zhuǎn)換器是一種高精度的模數(shù)轉(zhuǎn)換器,它和傳統(tǒng)的A/D轉(zhuǎn)換器不同,具有高分辨率、高集成度、造價(jià)低和使用方便的特點(diǎn),并且越來越廣泛地使用在一些高精度儀器儀表和測(cè)量設(shè)備中。文章從信號(hào)的過采樣、噪
  • 關(guān)鍵字: &sum  -△A/D轉(zhuǎn)換器  &sum  -△調(diào)制器  過采樣  噪聲整形  數(shù)字抽取濾波  

過采樣技術(shù)原理介紹

  • 假定環(huán)境條件: 10位ADC最小分辨電壓1LSB 為 1mv

    假定沒有噪聲引入的時(shí)候, ADC采樣上的電壓真實(shí)反映輸入的電壓, 那么小于1mv的話,如ADC在0.5mv是數(shù)據(jù)輸出為0
    我們現(xiàn)在用4倍過采樣來, 提高1位的分辨率,
    當(dāng)我們
  • 關(guān)鍵字: 過采樣  原理    

基于過采樣技術(shù)的遠(yuǎn)距離讀卡系統(tǒng)的實(shí)現(xiàn)

  • 摘 要: 針對(duì)目前125 kH z讀卡器的曼徹斯特解碼的波形為矩形波、讀卡距離較近(一般只有數(shù)十毫米) 、抗干擾能力較差的狀況,提出了一種基于AD過采樣技術(shù)的三角波解碼方式。此方式大大的提高了讀卡距離,配合大尺
  • 關(guān)鍵字: 過采樣  讀卡系統(tǒng)    

基于FPGA過采樣技術(shù)及實(shí)現(xiàn)

  • 過采樣技術(shù)應(yīng)用于通用模塊時(shí),低通濾波器的參數(shù)隨著下抽取率不同而發(fā)生改變。本文設(shè)計(jì)了適合通用模塊應(yīng)用的可變參數(shù)低通濾波器,并利用FPGA進(jìn)行實(shí)現(xiàn)。模塊測(cè)試結(jié)果表明:可變參數(shù)濾波器設(shè)計(jì)合理,基于FPGA的過采樣模塊最高分辨率可達(dá)25bit/s。
  • 關(guān)鍵字: 可變參數(shù)濾波器  FPGA  過采樣  插值濾波器  201006  
共9條 1/1 1

過采樣介紹

您好,目前還沒有人創(chuàng)建詞條過采樣!
歡迎您創(chuàng)建該詞條,闡述對(duì)過采樣的理解,并與今后在此搜索過采樣的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473