首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 設(shè)計(jì)實(shí)現(xiàn)

基于FPGA的VGA顯示系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

  • 針對(duì)VGA(視頻圖形陣列)接口顯示器的檢測(cè)需求,設(shè)計(jì)了一種基于Altera FPGA的VGA顯示系統(tǒng)。詳細(xì)介紹了VGA顯示的原理,采用硬件描述語(yǔ)言Verilog完成了VGA顯示所需的驅(qū)動(dòng)時(shí)序和圖像存儲(chǔ)相關(guān)模塊的設(shè)計(jì),并對(duì)整個(gè)系統(tǒng)進(jìn)行了綜合仿真,驗(yàn)證了設(shè)計(jì)的正確性。仿真與測(cè)試結(jié)果表明,該設(shè)計(jì)可以在簡(jiǎn)單的情況下實(shí)現(xiàn)圖像或字符顯示,節(jié)約了硬件成本,還可以滿足不同顯示標(biāo)準(zhǔn)的需要。
  • 關(guān)鍵字: VGA  圖像顯示  FPGA  設(shè)計(jì)實(shí)現(xiàn)  201603  

新一代SoC整合音頻編解碼器的挑戰(zhàn)與設(shè)計(jì)實(shí)現(xiàn)

  • 在當(dāng)今的多媒體系統(tǒng)芯片中整合進(jìn)經(jīng)過(guò)硅驗(yàn)證并針對(duì)特定音頻功能優(yōu)化過(guò)的音頻IP,有利于降低功耗、減少體積和縮減成本。但隨著下一代設(shè)計(jì)走向 28nm工藝技術(shù),也隨之會(huì)出現(xiàn)新的挑戰(zhàn)。音頻編解碼器中的音頻設(shè)計(jì)包括了很多
  • 關(guān)鍵字: SoC  音頻編解碼器  設(shè)計(jì)實(shí)現(xiàn)    

無(wú)線LED信息發(fā)布系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)

一種18位SARADC的設(shè)計(jì)實(shí)現(xiàn)

  •  1 引言

      數(shù)字信號(hào)處理技術(shù)在高分辨率圖象、視頻處理及無(wú)線通信等領(lǐng)域的廣泛應(yīng)用, 導(dǎo)致對(duì)高速、高精度、基于標(biāo)準(zhǔn)CMOS 工藝的可嵌入式ADC 的需求量與日俱增。對(duì)于迅速發(fā)展的基于IP 設(shè)計(jì)的片上系統(tǒng)集成技術(shù),
  • 關(guān)鍵字: SARADC  設(shè)計(jì)實(shí)現(xiàn)    

數(shù)顯超聲波測(cè)距儀的設(shè)計(jì)實(shí)現(xiàn)

  • 超聲波由于其指向性強(qiáng)、能量消耗緩慢、傳播距離較遠(yuǎn)等優(yōu)點(diǎn),而經(jīng)常用于距離的測(cè)量,如測(cè)距儀和物位測(cè)量?jī)x等都可以通過(guò)超聲波來(lái)實(shí)現(xiàn)。超聲波測(cè)距主要應(yīng)用于倒車(chē)?yán)走_(dá)、建筑施工工地以及一些工業(yè)現(xiàn)場(chǎng)。例如:液位、井深
  • 關(guān)鍵字: 數(shù)顯  超聲波測(cè)距儀  設(shè)計(jì)實(shí)現(xiàn)    

一種高階音頻均衡濾波器的設(shè)計(jì)實(shí)現(xiàn)

  • 音頻均衡器作為高品質(zhì)音響不可或缺的關(guān)鍵附屬調(diào)節(jié)設(shè)備,在音效調(diào)整修飾方面起著至關(guān)重要的作用。一般音頻均衡器有數(shù)字和模擬兩種實(shí)現(xiàn)方法,模擬方法用有源和無(wú)源濾波器組實(shí)現(xiàn),受器件溫度等特性的影響,難以達(dá)到較
  • 關(guān)鍵字: 音頻  均衡  濾波器  設(shè)計(jì)實(shí)現(xiàn)    

基于開(kāi)關(guān)電容的模擬可編程設(shè)計(jì)實(shí)現(xiàn)

  •  開(kāi)關(guān)電容電路能把模擬和數(shù)字功能集成在單芯片上,這就是目前的片上系統(tǒng)。傳統(tǒng)的模擬信號(hào)處理電路采用持續(xù)時(shí)基電路,包括電阻、電容和運(yùn)算放大器。持續(xù)時(shí)基模擬電路使用電阻比、電阻強(qiáng)度或電阻值、電容值等設(shè)置轉(zhuǎn)移
  • 關(guān)鍵字: 開(kāi)關(guān)電容  模擬  可編程  設(shè)計(jì)實(shí)現(xiàn)    

一種用VHDL設(shè)計(jì)實(shí)現(xiàn)的有線電視機(jī)頂盒信源發(fā)生

  • 本文介紹了一種數(shù)據(jù)格式轉(zhuǎn)換的設(shè)計(jì)方案。該方案采用VHDL對(duì)一塊CPLD芯片進(jìn)行編程,使其實(shí)現(xiàn)從16位并行數(shù)據(jù)到8位并行數(shù)據(jù)的轉(zhuǎn)換,并將EISA口的數(shù)據(jù)輸出速率提高一倍,達(dá)到信源要求。
  • 關(guān)鍵字: VHDL  設(shè)計(jì)實(shí)現(xiàn)  發(fā)生  有線電視機(jī)頂盒    

基于FPGA的AES算法芯片設(shè)計(jì)實(shí)現(xiàn)

  • 引言密碼模塊作為安全保密系統(tǒng)的重要組成部分,其核心任務(wù)就是加密數(shù)據(jù)。分組密碼算法AES以其高效率、低開(kāi)銷(xiāo)、實(shí)現(xiàn)簡(jiǎn)單等特點(diǎn)目前被廣泛應(yīng)用于密碼模塊的研制中。密碼模塊一般被設(shè)計(jì)成外接在主機(jī)串口或并口的一個(gè)硬件
  • 關(guān)鍵字: FPGA  AES  算法  設(shè)計(jì)實(shí)現(xiàn)    

基于FPGA的UART設(shè)計(jì)實(shí)現(xiàn)及驗(yàn)證

  • 通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是數(shù)字通信領(lǐng)域流行和廣泛使用的一種接口設(shè)備,主要用來(lái)控制符合RS 232-C協(xié)議的計(jì)算機(jī)與串行設(shè)備間的通信。普通串行外設(shè)和計(jì)算機(jī)間的通信,一般使
  • 關(guān)鍵字: FPGA  UART  設(shè)計(jì)實(shí)現(xiàn)    

基于MSP430F449的電子血壓計(jì)設(shè)計(jì)(圖)

車(chē)載導(dǎo)航中人機(jī)語(yǔ)音交互系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

車(chē)載導(dǎo)航人機(jī)語(yǔ)音交互系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)

怎樣應(yīng)對(duì)Edge技術(shù)給無(wú)線手機(jī)平臺(tái)的設(shè)計(jì)挑戰(zhàn)

共14條 1/1 1
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473