首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 時序

時序 文章 最新資訊

電源時序控制

  • 上電考量隨著集成電路(IC)時代的到來,許多功能模塊被集成到一個IC中,因而需要利用多個電源為這些模塊供電。這些電源的電壓有時候相同,但更多時候是不同的。市場上的片上系統(tǒng)(SoC) IC越來越多,這就產(chǎn)生了對電源進(jìn)
  • 關(guān)鍵字: 控制  時序  電源  

單片機(jī)的擴(kuò)展RAM讀寫時序?qū)嶒?yàn)

  • 書上看到的畢竟是理論的東西,實(shí)際應(yīng)用中總會碰上意外的或者說是不可預(yù)測的情況,與其在那瞎推理,還不如動手做點(diǎn)實(shí)際的工作?!  √貦?quán)同學(xué)用的是11.0592MHz的STC89C52做測試,C代碼也很簡單:  #include   #d
  • 關(guān)鍵字: 時序  實(shí)驗(yàn)  讀寫  RAM  擴(kuò)展  單片機(jī)  

基于FPGA及DSP Builder的VGA接口時序和系統(tǒng)設(shè)計

  • 基于FPGA及DSP Builder的VGA接口時序和系統(tǒng)設(shè)計,本文基于DSP Builder的VGA接口設(shè)計方法,對VGA接口時序和系統(tǒng)設(shè)計需求進(jìn)行了介紹,并在硬件平臺下實(shí)現(xiàn)一維與二維信號的顯示。

    VGA接口標(biāo)準(zhǔn)

    VGA顯像原理

    顯示器通過光柵掃描的方式,電子束在顯示屏幕上
  • 關(guān)鍵字: 時序  系統(tǒng)  設(shè)計  接口  VGA  FPGA  DSP  Builder  基于  

嵌入式視頻系統(tǒng)中SDRAM時序控制分析

  • 在高速數(shù)字視頻系統(tǒng)應(yīng)用中,使用大容量存儲器實(shí)現(xiàn)數(shù)據(jù)緩存是一個必不可少的環(huán)節(jié)。SDRAM就是經(jīng)常用到的一種存儲器。但是,在主芯片與SDRAM之間產(chǎn)生的時序抖動問題阻礙了產(chǎn)品的大規(guī)模生產(chǎn)。在數(shù)字電視接收機(jī)的生產(chǎn)實(shí)際
  • 關(guān)鍵字: 控制  分析  時序  SDRAM  視頻系統(tǒng)  嵌入式  

μPD795結(jié)構(gòu)原理及驅(qū)動時序

  • 1mu;PD795結(jié)構(gòu)原理及驅(qū)動時序1.1 mu;PD795結(jié)構(gòu)原理mu;PD795是NEC公司生產(chǎn)的高靈敏度、低暗電流、具有內(nèi)置放大電路和采樣保持電路的線陣CCD圖像傳感器。它內(nèi)部包含一列1 024像元的光敏二極管和兩列525位的電荷轉(zhuǎn)移
  • 關(guān)鍵字: 時序  驅(qū)動  原理  結(jié)構(gòu)  PD795  

用GAL配合ISA總線模擬I2C總線時序?qū)崿F(xiàn)對FI1256MK2的編程

  • 用GAL配合ISA總線模擬I2C總線時序?qū)崿F(xiàn)對FI1256MK2的編程,FI1200 MK2系列電視信號前端處理器是飛利浦公司專為計算機(jī)多媒體環(huán)境下的射頻應(yīng)用而設(shè)計的。FI1256 MK2是該系列中的一個型號,它體積小,結(jié)構(gòu)緊湊,性能穩(wěn)定,可直接從射頻信號解調(diào)出視頻信號和音頻信號,且只需單一
  • 關(guān)鍵字: 總線  實(shí)現(xiàn)  FI1256MK2  編程  時序  模擬  配合  ISA  GAL  I2C  

適應(yīng)多種時序的DMA控制器設(shè)計

  • 本文所設(shè)計的可適應(yīng)于多種時序情況的DMA控制器,被應(yīng)用于該圖像協(xié)處理器之中后,能夠很好地解決問題。  1 圖 ...
  • 關(guān)鍵字: 時序  DMA  控制器  

優(yōu)化高速接口的時序裕量

  • 過去十年中,高速數(shù)字總線已經(jīng)獲得了令人矚目的發(fā)展,它們不僅比以往更快,而且還正在改變系統(tǒng)定時數(shù)據(jù)的方式。為提高數(shù)據(jù)吞吐量,新興的同步數(shù)字總線可以通過一套定時機(jī)制在每個時鐘周期內(nèi)多次發(fā)送數(shù)據(jù)。本文將對源
  • 關(guān)鍵字: 高速接口  時序    

如何收斂高速ADC時序

  • 更高速的 ADC 在轉(zhuǎn)換器輸出和接收機(jī)輸入之間有嚴(yán)格的時序要求;知道如何利用產(chǎn)品說明書數(shù)字來保證無錯誤數(shù)字 ...
  • 關(guān)鍵字: 高速ADC  時序  

基于單片機(jī)的LCD時序圖的底層驅(qū)動設(shè)計

  • 一般來說,LCD 模塊的控制都是通過 MCU 對 LCD 模塊的內(nèi)部寄存器、顯存進(jìn)行操作來最終完成的;在此我們設(shè)計了三個基本的時序控制程序,分別是:  寫寄存器函數(shù)(LCD_RegWrite)  數(shù)據(jù)寫函數(shù)(LCD_DataWrite)  數(shù)據(jù)
  • 關(guān)鍵字: 驅(qū)動  設(shè)計  底層  時序  單片機(jī)  LCD  基于  

更好、更強(qiáng)、更快:時序分析和提取的進(jìn)化之路

  • 更好、更強(qiáng)、更快。對于某些人來說,這個詞可能喚起他們對20世紀(jì)70年代美國電視劇《無敵金剛》(TheSixMilli...
  • 關(guān)鍵字: Magma  時序  ECO  QCP  

RAM讀寫時序限制解決方案

  • RAM讀寫時序限制解決方案,本文為了提高AVS解碼器的處理速度,綜合了國內(nèi)外學(xué)者的設(shè)計思想提出了一種逆掃描、反量化與反變換模塊結(jié)構(gòu),在消耗邏輯資源允許的情況下提高了處理速度,做到速度和面積的平衡?! ”疚膶⒛鎾呙琛⒎戳炕头醋儞Q模塊
  • 關(guān)鍵字: 解決方案  限制  時序  讀寫  RAM  

多路閃光器電路的時序狀態(tài)和電路設(shè)計

  • 電路原理:電路中由IC1555于47UF電容器三路輸出,CD4022工作原理是:在EN腳接地,CL腳輸入方波脈沖,R腳為零電平情況下,設(shè)芯片的初始輸出為Q7Q6Q5Q4Q3Q2Q1Q0=0 0 0 0 0 0 0 1,則輸出將隨方波脈沖做表6-1所示的變化
  • 關(guān)鍵字: 電路設(shè)計  狀態(tài)  時序  電路  閃光  

80C51單片機(jī)上電復(fù)位和復(fù)位延時的時序分析

  • 80C51單片機(jī)的上電復(fù)位POR(Power On Reset)實(shí)質(zhì)上就是上電延時復(fù)位,也就是在上電延時期間把單片機(jī)鎖定在復(fù)位狀態(tài)上。為什么在每次單片機(jī)接通電源時,都需要加入一定的延遲時間呢?分析如下。1 上電復(fù)位時序  在
  • 關(guān)鍵字: 復(fù)位  時序  分析  延時  80C51  上電  單片機(jī)  

單片機(jī)內(nèi)部的時序

  • 單片機(jī)內(nèi)部的時序
    單片機(jī)執(zhí)行各種操作時,CPU都是嚴(yán)格按照規(guī)定的時間順序完成相關(guān)的工作,這種時間上的先后順序成為時序。
    單周期指令的操作時序
    雙周期指令的操作時序
    時鐘電路
    時鐘電路參數(shù):
  • 關(guān)鍵字: 時序  內(nèi)部  單片機(jī)  
共88條 3/6 « 1 2 3 4 5 6 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473