首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 數(shù)字下變頻

基于CORDIC算法的中頻多路控守系統(tǒng)設(shè)計

  • 針對無線接收技術(shù)向著大帶寬、高采樣的方向發(fā)展,軍地的頻譜管理設(shè)備已經(jīng)不能滿足日常的訓(xùn)練和執(zhí)法需求,本文提出了一種基于CORDIC算法的中頻多路控守系統(tǒng)設(shè)計方法,直接采集超外差接收機的中頻輸出信號,從而實現(xiàn)多達32路或者64路的窄帶信號提取、存儲、分析、回放等。作為事后分析取證等,彌補當前設(shè)備的不足。文中介紹了CORDIC的基本原理,核心實現(xiàn)基于CORDIC算法的nco和子帶變頻器,并在Xilinx平臺上驗證成功。
  • 關(guān)鍵字: CORDIC  軟件無線電  NCO  數(shù)字下變頻  信號分析  202301  

基于FPGA的數(shù)字下變頻設(shè)計與仿真

  • 在軟件無線電數(shù)字接收機中,從AD前端采集過來的數(shù)字信號頻率高達72 MHz,如此高的頻率使得后端DSP不能直接完成相關(guān)的數(shù)字信號處理任務(wù)。因此合理的設(shè)計基于FPGA的DDC,以降低數(shù)字信號頻率,方便后端DSP實時完成相關(guān)的數(shù)字信號處理任務(wù)就顯得尤為重要。在很多數(shù)字信號處理系統(tǒng)中,數(shù)字信號頻率是非常高的,而后端數(shù)字信號處理器件幾乎不能滿足系統(tǒng)的實時性要求,此時通過合理的設(shè)計DDC就可以解決上述問題。
  • 關(guān)鍵字: 軟件無線電  systemgenerator  數(shù)字下變頻  

基于Simulink的數(shù)字下變頻器設(shè)計及其FPGA實現(xiàn)

  • 數(shù)字下變頻是數(shù)字接收機中一個重要組成部分,實現(xiàn)將高速ADC轉(zhuǎn)換后的數(shù)字信號進行抽取和濾波,得到低速的數(shù)字基帶信號。針對傳統(tǒng)模擬接收機系統(tǒng)帶寬較窄,系統(tǒng)體積大,同時缺少靈活性的缺點,本文利用MATLAB的Simulink工具箱結(jié)合Altera公司的DspBuilder軟件,仿真和設(shè)計了一體積較小(只需要一片F(xiàn)PGA)、可靈活配置的中頻數(shù)字寬帶接收機,并進行了FPGA的硬件實現(xiàn)。實驗結(jié)果表明:設(shè)計的數(shù)字中頻接收機具有系統(tǒng)帶寬較寬,體積較小,可以進行靈活的配置,能滿足不同的性能要求等優(yōu)點。
  • 關(guān)鍵字: Simulink  數(shù)字接收機  數(shù)字下變頻  

重新思考快速寬頻ADC中的數(shù)字下變頻

  • 寬帶每秒數(shù)千兆個樣本(GSPS)模數(shù)轉(zhuǎn)換器(ADC) 為高速采集系統(tǒng)帶來眾多性能優(yōu)勢。這些ADC在高采樣率和輸入帶寬下提供較寬的可見頻譜。然而,有些情況需要寬帶前端,有些則要求能夠濾波并調(diào)諧為較窄的頻帶。
  • 關(guān)鍵字: 數(shù)字下變頻  ADC  快速寬頻  

基于AD9680的寬帶高動態(tài)全數(shù)字雷達接收機設(shè)計

  • 針對某寬帶雷達數(shù)字接收機對帶寬、動態(tài)、處理速度、多通道等指標的需求,設(shè)計了一種基于新型ADC器件AD9680的寬帶高動態(tài)全數(shù)字雷達接收機驗證平臺。文中首先在搭建的平臺上對AD9680進行全帶寬模式和數(shù)字下變頻模式的性能驗證與結(jié)果分析,根據(jù)分析結(jié)果提出改善AD9680動態(tài)性能的方案;其次,對AD9680兩個通道之間的同步性做了驗證,并提出了一種針對雙通道時間偏差的優(yōu)化方法。各項結(jié)果表明,AD9680能滿足某寬帶雷達的應(yīng)用需求。
  • 關(guān)鍵字: AD9680  寬帶雷達數(shù)字接收機  JESD204B  數(shù)字下變頻  雙通道同步  

基于FPGA的高速數(shù)字下變頻系統(tǒng)設(shè)計

  • 摘要:基于FPGA設(shè)計了一高速數(shù)字下變頻系統(tǒng),在設(shè)計中利用并行NCO和多相濾波相結(jié)合的方法有效的降低了數(shù)據(jù)的速率,以適合數(shù)字信號處理器件的工作頻率。為了進一步提高系統(tǒng)的整體運行速度,在設(shè)計中大量的使用了FPGA中
  • 關(guān)鍵字: 數(shù)字下變頻  并行NCO  多相濾波  DSP48  

基于多相濾波結(jié)構(gòu)的信道化及FPGA實現(xiàn)

  • 摘要 隨著現(xiàn)代電子戰(zhàn)中電磁環(huán)境的日益復(fù)雜,軍用接收機需具備同時處理多個信道信號的能力,即具備全概率截獲能力。信道化接收機可將一個復(fù)雜信號分成多個信道,從而方便后續(xù)處理。文中利用一種簡化的結(jié)構(gòu)驗證了該種
  • 關(guān)鍵字: 數(shù)字下變頻  多相濾波  信道化  

數(shù)字下變頻器中坐標變換模塊的ASIC實現(xiàn)

  • 1.引言數(shù)字下變頻(DDC)技術(shù)是軟件無線電接收機的核心技術(shù)。其基本功能是從輸人的寬帶高速數(shù)字信號...
  • 關(guān)鍵字: 數(shù)字下變頻  DDC  ASIC  坐標變換  

寬帶短波信道模擬器中數(shù)字下變頻的實現(xiàn)

  • 摘要: 寬帶短波信道模擬器是一種運用仿真技術(shù)對真實的短波信道進行模擬的儀器。首先指出數(shù)字下變頻在寬帶短波信道模擬器中的作用。然后,闡述了數(shù)字下變頻中的數(shù)控振蕩器、CIC 濾波器、半帶濾波器和低通濾波器
  • 關(guān)鍵字: 寬帶  短波  信道模擬器  數(shù)字下變頻    

基于FPGA的數(shù)字下變頻電路的設(shè)計與實現(xiàn)

  • 引言數(shù)字化中頻(DIF)頻譜分析儀在高中頻實現(xiàn)數(shù)字化處理,具有分析帶寬大、RBW小、測量時長短,可對復(fù)雜信...
  • 關(guān)鍵字: FPGA  數(shù)字下變頻  VHDL  
共10條 1/1 1

數(shù)字下變頻介紹

  數(shù)字下變頻   在超外差式接收機中,如果經(jīng)過混頻后得到的中頻信號比原始信號的頻率低,那么此種混頻方式叫做下變頻 (Down Converter or DC)。將射頻信號通過一次或者幾次的模擬下變頻轉(zhuǎn)換到中頻上,在中頻對信號數(shù)字化,然后再進行數(shù)字下變頻。數(shù)字下變頻(Digital Down Converter or DDC)是軟件無線電的核心技術(shù)之一。   數(shù)字下變頻分為兩個基本的模塊,數(shù)控 [ 查看詳細 ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473