性能 文章 進入性能技術(shù)社區(qū)
飛思卡爾上網(wǎng)本處理器尋找功耗與性能的平衡點
- 根據(jù)分析公司ABI Research的調(diào)查,2013年上網(wǎng)本的銷量預計將會達到1.4億臺,而2008年的這一數(shù)字僅為1500萬臺。上網(wǎng)本的價格通常在300美元至400美元之間,是精簡的嵌入式器件,對于很多基于互聯(lián)網(wǎng)的活動,像社交、網(wǎng)上沖浪、瀏覽電子郵件及其他常見任務,它的性能綽綽有余。 飛思卡爾半導體專為上網(wǎng)本而設(shè)計的綜合解決方案進軍快速增長的上網(wǎng)本市場,借助飛思卡爾的解決方案,售價不到200美元的上網(wǎng)本帶有8.9英寸顯示屏,電池續(xù)航時間可達8小時。 飛思卡爾解決方案基于內(nèi)置ARM Cor
- 關(guān)鍵字: Freescale 處理器 功耗 性能 200912
增強PFC段性能的兩種簡單調(diào)整方法
- 本文討論了如何解決PFC段經(jīng)常會面對的兩個問題。首先,在CrM應用中,零電流檢測在高輸入線路時精度不高,而當輸入線路電壓非常接近輸出電壓時,可能會出現(xiàn)某些不需要的連續(xù)導電模式周期,導致一些功率因數(shù)退化,及可能出現(xiàn)一些人耳可聽到的噪聲。能夠使用一顆簡單的電阻來改善這功能。其次,在啟動序列期間,PFC段也可能呈現(xiàn)出過大的過沖??梢栽诜答伕袦y網(wǎng)絡(luò)中放置一顆電容來限制或抑制這過應力。
- 關(guān)鍵字: PFC 性能 調(diào)整方法
基于FPGA的DES加密算法的高性能實現(xiàn)
- 在分析DES算法原理的基礎(chǔ)上,詳細闡述一種基于VHDL描述、FPGA實現(xiàn)的DES加密算法系統(tǒng)的設(shè)計和仿真結(jié)果。該系統(tǒng)采用了一種基于子密鑰預先計算的新型流水線設(shè)計方案,克服了傳統(tǒng)DES流水線實現(xiàn)方式的缺點,使系統(tǒng)的密鑰可動態(tài)刷新.并在硬件資源消耗有所降低的情況下,進一步提高系統(tǒng)的處理速度,系統(tǒng)最高時鐘頻率為222.77 MHz.信息加密的速度為14.26 Gb/s,是最快軟件實現(xiàn)方式的112倍。同時系統(tǒng)還具有設(shè)計靈活,可靠性高,可重用性強.升級方便等特點。
- 關(guān)鍵字: FPGA DES 加密算法 性能
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
