首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 完整性

靜電放電保護時怎樣維持USB信號完整性

  • USB2.0的數(shù)據(jù)傳輸率達480Mbps。手機、MP3播放器和其它電子產(chǎn)品中,通用串行總線(USB)已經(jīng)成為一項流行特性。USB使得數(shù)據(jù)在不同電子設備之間的傳輸更快更方便,對于那些使用USB2.0端口的產(chǎn)品而言尤為如此。隨著常見文
  • 關鍵字: USB  信號  完整性  維持  怎樣  放電  保護  靜電  

IC封裝及PCB設計的散熱完整性

  • 假如你現(xiàn)在正在構建一個專業(yè)設計的電路實驗板,已經(jīng)完成了layout前所有需要進行的仿真工作,并查看了廠商有關特 ...
  • 關鍵字: IC封裝  PCB設計  散熱  完整性  

PCB設計中的電源信號完整性的考慮

  • 在電路設計中,一般我們很關心信號的質(zhì)量問題,但有時我們往往局限在信號線上進行研究,而把電源和地當成理想的情...
  • 關鍵字: PCB設計  電源信號  完整性  

互連設計中的功率完整性研究

  • 隨著對大功率小封裝產(chǎn)品的需求增長,要解決新結構和系統(tǒng)平臺的功率平衡問題,OEM系統(tǒng)和功率工程師遇上了電氣和機械設計方面的挑戰(zhàn),他們需要選定能夠確保信號和功率完整性的互連組件。信號連接器的傳送速度不斷提高,
  • 關鍵字: 研究  完整性  功率  設計  

基于Cadence_Allegro的高速PCB設計信號完整性分析與仿真

  • 摘要:信號完整性問題已成為當今高速PCB設計的一大挑戰(zhàn),傳統(tǒng)的設計方法無法實現(xiàn)較高的一次設計成功率,急需基于EDA軟件進行SI仿真輔助設計的方法以解決此問題。在此主要研究了常見反射、串擾、時序等信號完整性問題
  • 關鍵字: 完整性  分析  仿真  信號  設計  Cadence_Allegro  高速  PCB  

千兆位設備PCB的信號完整性設計

  •  本文主要討論在千兆位數(shù)據(jù)傳輸中需考慮的信號完整性設計問題,同時介紹應用PCB設計工具解決這些問題的方法,如趨膚效應和介質(zhì)損耗、過孔和連接器的影響、差分信號及布線考慮、電源分配及EMI控制等。  通訊與計算
  • 關鍵字: 完整性  設計  信號  PCB  設備  千兆位  

工程師總結的估計信號完整性效應的經(jīng)驗法則

  • 經(jīng)驗法則只是一種大概的近似估算,它的設計目的是以最小的工作量,以知覺為基礎找到一個快速的答案。經(jīng)驗法則是估算的出發(fā)點,它可以幫助我們區(qū)分5或50,而且它能幫助我們在設計的早期階段就對設計有較好的整體規(guī)劃。
  • 關鍵字: 效應  經(jīng)驗  法則  完整性  信號  總結  估計  工程師  

高速PCB中電源完整性的設計

  • 中心議題:* 電源噪聲的起因及分析* 去耦電容的應用* 電源回路的設計解決方案: * 電源的分層設計來考慮 * 電容與芯片盡可能靠近芯片器件
    * 利用電源層和地層作為回路,減少了返回環(huán)路面積 一、引言隨著
  • 關鍵字: 設計  完整性  電源  PCB  高速  

PCB電路中的電源完整性設計

  • 在電路設計中,一般我們很關心信號的質(zhì)量問題,但有時我們往往局限在信號線上進行研究,而把電源和地當成理想的情況來處理,雖然這樣做能使問題簡化,但在高速設計中,這種簡化已經(jīng)是行不通的了。盡管電路設計比較直接的結果是從信號完整性上表現(xiàn)出來的,但我們絕不能因此忽略了電源完整性設計。因為電源完整性直接影響最終PCB板的信號完整性。電源完整性和信號完整性二者是密切關聯(lián)的,而且很多情況下,影響信號畸變的主要原因是電源系統(tǒng)。
  • 關鍵字: 設計  完整性  電源  電路  PCB  

高速電路傳輸線效應和信號完整性問題分析

  • 隨著系統(tǒng)設計復雜性和集成度的大規(guī)模提高,電子系統(tǒng)設計師們正在從事100MHZ以上的電路設計,總線的工作頻率也已經(jīng)達到或者超過50MHZ,有一大部分甚至超過100MHZ。目前約80% 的設計的時鐘頻率超過50MHz,將近50% 以上
  • 關鍵字: 完整性  問題  分析  信號  效應  電路  傳輸  高速  

利用布線技巧提高嵌入式系統(tǒng)PCB的信號完整性

  • 利用布線技巧提高嵌入式系統(tǒng)PCB的信號完整性,針對嵌入式系統(tǒng)PCB高頻環(huán)境引發(fā)的信號完整性問題,提出合理布線來抑制它的方法。通過對各種信號完整性現(xiàn)象的分析,并對傳輸線、過孔以及拐角的電氣特性進行建模說明,歸結出一些在PCB設計中利用布線技巧提高信號完整性的方法,具有實際的參考價值。
  • 關鍵字: PCB  信號  完整性  系統(tǒng)  嵌入式  布線  技巧  提高  利用  

高速數(shù)字電路的信號完整性與電磁兼容性設計

  • 摘要:在現(xiàn)代高速數(shù)字電路設計中,信號完整性和電磁兼容性是設計中非常重要的問題。只有很好地控制串擾、地彈、振鈴、阻抗匹配、退耦等電磁兼容因素,才能設計出成功的電路。模擬電路原理在高速數(shù)字電路設計的分析和
  • 關鍵字: 電磁兼容  設計  完整性  信號  數(shù)字  電路  高速  EDA仿真  

確保GPS測試完整性且節(jié)省測試時間成本方案

  • 定位以及相關服務已經(jīng)迅速在手持設備中找到了相當豐富的應用方式和前景,用戶也越來越多地依賴定位服務。...
  • 關鍵字: GPS測試  測試時間  成本  完整性  

高速電路設計中信號完整性分析

  • 由于系統(tǒng)時鐘頻率和上升時間的增長,信號完整性設計變得越來越重要。不幸的是,絕大多數(shù)數(shù)字電路設計者并沒意識到信號完整性問題的重要性,或者是直到設計的最后階段才初步認識到。 本篇介紹了高速數(shù)字硬件電路設
  • 關鍵字: 分析  完整性  信號  電路設計  高速  

淺談確保信號完整性的電路板設計準則

  • 信號完整性(SI)問題解決得越早,設計的效率就越高,從而可避免在電路板設計完成之后才增加端接器件。SI設計規(guī)劃的...
      
      
      信號完整性(SI)問題解決得越早,設計的效率就越高,從而可避免在電路板設計
  • 關鍵字: 設計  準則  電路板  完整性  信號  確保  
共34條 2/3 « 1 2 3 »
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473