首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 同步設(shè)計

FPGA系統(tǒng)設(shè)計原則和技巧之:FPGA系統(tǒng)設(shè)計的3個基本原則

  • 在FPGA設(shè)計領(lǐng)域,面積通常指的是FPGA的芯片資源,包括邏輯資源和I/O資源等。速度一般指的是FPGA工作的最高頻率。和DSP或者ARM芯片不同,F(xiàn)PGA設(shè)計的工作頻率不是固定的,而是和設(shè)計本身的延遲緊密相聯(lián)。
  • 關(guān)鍵字: FPGA系統(tǒng)設(shè)計  高速基本單元  VerilogHDL  異步設(shè)計  同步設(shè)計  

基于FPGA的跨時鐘域信號處理——同步設(shè)計的重要

  •   上次提出了一個處于異步時鐘域的MCU與FPGA直接通信的實現(xiàn)方式,其實在這之前,特權(quán)同學(xué)想列舉一個異步時鐘域中出現(xiàn)的很典型的問題。也就是要用一個反例來說明沒有足夠重視異步通信會給整個設(shè)計帶來什么樣的危害。   特權(quán)同學(xué)要舉的這個反例是真真切切的在某個項目上發(fā)生過的,很具有代表性。它不僅會涉及使用組合邏輯和時序邏輯在異步通信中的優(yōu)劣、而且能把亞穩(wěn)態(tài)的危害活生生的展現(xiàn)在你面前。   從這個模塊要實現(xiàn)的功能說起吧,如圖1所示,實現(xiàn)的功能其實很簡單的,就是一個頻率計,只不過FPGA除了脈沖采集進(jìn)行計數(shù)外,
  • 關(guān)鍵字: FPGA  同步設(shè)計  

邏輯器件的同步設(shè)計

  • 在設(shè)計邏輯和電路時,經(jīng)常會遇到這樣的問題。即采用普通集成電路實現(xiàn)的設(shè)計移植到FPGA/CPLD邏輯器件時,其設(shè)計無法正常運行。另外,有些設(shè)計己經(jīng)在邏輯器件申實現(xiàn)或通過了仿真測試。但經(jīng)過重新布線設(shè)計后,該設(shè)計不
  • 關(guān)鍵字: 邏輯器件  同步設(shè)計    

NI PXI定時與同步設(shè)計優(yōu)勢

  • 概覽  PXI定時和同步模塊利用觸發(fā)總線、星形觸發(fā)以及PXI的系統(tǒng)參考時鐘來實現(xiàn)高級的多設(shè)備同步。 通過共 ...
  • 關(guān)鍵字: NI  PXI  定時  同步設(shè)計  
共5條 1/1 1

同步設(shè)計介紹

您好,目前還沒有人創(chuàng)建詞條同步設(shè)計!
歡迎您創(chuàng)建該詞條,闡述對同步設(shè)計的理解,并與今后在此搜索同步設(shè)計的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473