首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 信號完整性

信號完整性分析:無線信號(一)無線/射頻信號

  • 《信號完整性?-工程師的同伴》一書的第10章討論了在現(xiàn)代無線環(huán)境中的無線信號測量和可能有些激進(jìn)的信號分...
  • 關(guān)鍵字: 信號完整性  信號分析  無線信號測試  

用串行RapidIO交換處理高速電路板設(shè)計的信號完整性

  • 信號完整性(SI)問題正成為數(shù)字硬件設(shè)計人員越來越關(guān)注的問題。由于無線基站、無線網(wǎng)絡(luò)控制器、有線網(wǎng)絡(luò)基礎(chǔ)架構(gòu)及軍用航空電子系統(tǒng)中數(shù)據(jù)速率帶寬增加,電路板的設(shè)計變得日益復(fù)雜。

    目前,芯片間高速串行鏈接已經(jīng)獲得廣泛應(yīng)用,以提高整體吞吐性能。處理器、FPGA及數(shù)字信號處理器可相互傳輸大量數(shù)據(jù)。此外,該數(shù)據(jù)可能必須從電路板發(fā)出,通過背板傳輸至交換卡,而交換卡可將數(shù)據(jù)發(fā)送至機(jī)箱內(nèi)的其他卡或“系統(tǒng)”內(nèi)的其他地方。支持RapidIO的交換可實現(xiàn)這些不同組件之間的互連,并廣泛用于滿足這些應(yīng)用的實時
  • 關(guān)鍵字: RapidIO  串行  高速電路板  信號完整性    

高速數(shù)字電路的設(shè)計與仿真

  • 摘要:介紹了專用于高速數(shù)字電路的仿真工具Hyperlynx,并使用它對高速數(shù)字電路中的阻抗匹配、傳輸線長度與串?dāng)_問題進(jìn)行布線前的模型建立和仿真,通過仿真結(jié)果分析給出了相應(yīng)解決辦法,尤其在傳輸線長度上提供了LVDS電路的解決辦法。通過軟件平臺對電路參數(shù)的設(shè)置進(jìn)行比較與分析,給出了高速數(shù)字電路設(shè)計的指導(dǎo)性結(jié)論。 關(guān)鍵詞:信號完整性;高速電路;PCB;Hyperlynx,IBIS     高速數(shù)字系統(tǒng)設(shè)計成功的關(guān)鍵在于保持信號的完整,而影響信號完整性(即信號質(zhì)量)的因素主
  • 關(guān)鍵字: 設(shè)計  仿真  Hyperlynx  信號完整性  高速電路  PCB  IC電路板測試  PCB  

高速電路設(shè)計/信號完整性的一些基本概念

  • 1.信號完整性(Signal Integrity):就是指電路系統(tǒng)中信號的質(zhì)量,如果在要求的時間內(nèi),信號能不失真地從源端傳送到接收端,我們就稱該信號是完整的。2.傳輸線(Transmission Line):由兩個具有一定長度的導(dǎo)體組成回路的連接線,我們稱之為傳輸線,有時也被稱為延遲線。3.集總電路(Lumped circuit):在一般的電路分析中,電路的所有參數(shù),如阻抗、容抗、感抗都集中于空間的各個點上,各個元件上,各點之間的信號是瞬間傳遞的,這種理想化的電路模型稱為集總電路。4.分布式系統(tǒng)(Dist
  • 關(guān)鍵字: 高速電路設(shè)計  信號完整性  

高速電路設(shè)計信號完整性的一些基本概念

  • 1.信號完整性(Signal Integrity):就是指電路系統(tǒng)中信號的質(zhì)量,如果在要求的時 間內(nèi),信號能不失真地從源端傳送到接收端,我們就稱該信號是完整的。 2.傳輸線(Transmission Line):由兩個具有一定長度的導(dǎo)體組成回路的連接線,我們 稱之為傳輸線,有時也被稱為延遲線。 3.集總電路(Lumped circuit):在一般的電路分析中,電路的所有參數(shù),如阻抗、容 抗、感抗都集中于空間的各個點上,各個元件上,各點之間的信號是瞬間傳遞的,這種 理想化的電路模型稱
  • 關(guān)鍵字: 高速電路設(shè)計  信號完整性  

信號完整性仿真工具介紹

  • 關(guān)于Ansoft公司的仿真工具  Ansoft公司的高速PCB板的信號完整性仿真專題?,F(xiàn)在的高速電路設(shè)計已經(jīng)達(dá)到GHz的水平,高速PCB設(shè)計要求從三維設(shè)計理論出發(fā)對過孔、封裝和布線進(jìn)行綜合設(shè)計來解決信號完整性問題。高速PCB設(shè)計要求中國工程師必須具備電磁場的理論基礎(chǔ),必須懂得利用麥克斯韋爾方程來分析PCB設(shè)計過程中遇到的電磁場問題。目前,Ansoft公司的仿真工具能夠從三維場求解的角度出發(fā),對PCB設(shè)計的信號完整性問題進(jìn)行動態(tài)仿真。     Cadence的工具采用Sun的電源層分析模塊  Cadence
  • 關(guān)鍵字: 信號  信號完整性  

信號完整性分析的重要性

  • 今非昔比  隨著電子、通信技術(shù)的飛速發(fā)展,高速系統(tǒng)設(shè)計(HSSD)在以下幾個主要方面的挑戰(zhàn)越來越突出,且與以往絕然不同:  ——集成規(guī)模越來越大,I/O數(shù)越來越多,單板互連密度不斷加大;  ——時鐘速率越來越高,信號邊緣速率越來越快,導(dǎo)致系統(tǒng)和單板信號完整性(SI)問題更加突出;  ——產(chǎn)品研發(fā)以及推向市場的時間不斷減少,一次性設(shè)計的成功顯得非常重要;  以上種種,導(dǎo)致高速電路中的信號完整性問題變得越來越突出。反射、串?dāng)_、傳輸時延、地/電層噪聲等,可以嚴(yán)重影響設(shè)計的功能正確性。若在電路板設(shè)計時不考慮其影響
  • 關(guān)鍵字: 信號  信號完整性  

信號完整性(Singnal Integrity)術(shù)語

  • 1、什么是信號完整性(Singnal Integrity)?信號完整性(Singnal Integrity)是指一個信號在電路中產(chǎn)生正確的相應(yīng)的能力。信號具有良好的信號完整性(Singnal Integrity)是指當(dāng)在需要的時候,具有所必須達(dá)到的電壓電平數(shù)值。主要的信號完整性問題包括反射、振蕩、地彈、串?dāng)_等。常見信號完整性問題及解決方法: 問題 可能原因 解決方法 其他解決方法 過大的上沖 終端阻抗不匹配 終端端接 使用上升時間緩慢的驅(qū)動源 直流電壓電平不好 線上負(fù)載過大 以交流負(fù)載替換直流負(fù)載 在接收
  • 關(guān)鍵字: 信號完整性  

高速電路設(shè)計和信號完整性分析

  • 高速電路設(shè)計對PCB設(shè)計都提出了新的要求和挑戰(zhàn),高速電路中的信號完整性問題變得越來越突出,傳統(tǒng)的設(shè)計方法已 ...
  • 關(guān)鍵字: PCB  IBIS  EDA調(diào)整電路設(shè)計  信號完整性  

MCM高速電路布局布線設(shè)計的信號完整性分析

  • 摘    要:隨著封裝密度的增加和工作頻率的提高,MCM電路設(shè)計中的信號完整性問題已不容忽視。本文以檢測器電路為例,首先利用APD軟件實現(xiàn)電路的布局布線設(shè)計,然后結(jié)合信號完整性分析,對電路布局布線結(jié)構(gòu)進(jìn)行反復(fù)調(diào)整,最后的Spectra Quest軟件仿真結(jié)果表明,改進(jìn)后的電路布局布線滿足信號完整性要求,同時保持較高的仿真精度。關(guān)鍵詞:多芯片組件;布局布線;信號完整性;反射;延時隨著集成電路工藝技術(shù)的發(fā)展,多芯片組件工作速度越來越高,高速信號的處理已成為MCM電路設(shè)計能否成功的
  • 關(guān)鍵字: 布局布線  多芯片組件  反射  信號完整性  延時  

高速串行總線的信號完整性驗證

  • 摘 要:隨著第三代I/O技術(shù)的出現(xiàn),人們開始步入高速傳輸?shù)臅r代。在使用PCI Express、SATA等高速串行總線時,如何保持信號的完整性是一個挑戰(zhàn)。本文結(jié)合實例,介紹信號完整性驗證的基礎(chǔ)知識和方法。
    關(guān)鍵詞:信號完整
  • 關(guān)鍵字: 高速串行  總線  信號完整性    

基于DSP的列車應(yīng)變力測試系統(tǒng)設(shè)計

  • 摘    要:本文介紹了基于TMS320VC33 DSP芯片的應(yīng)變力測試系統(tǒng)的設(shè)計,給出了結(jié)構(gòu)原理框圖,并圍繞DSP設(shè)計了測試系統(tǒng)的中斷、復(fù)位子系統(tǒng)、存儲子系統(tǒng)和通信子系統(tǒng)。同時還對測試系統(tǒng)進(jìn)行了信號完整性分析。關(guān)鍵詞:測試系統(tǒng);DSP;應(yīng)變力;信號完整性車輪與軌道間的作用力是評價車輛運行品質(zhì)的重要因素,能否準(zhǔn)確及時地獲取輪軌間的作用力直接影響著車輛脫軌系數(shù)等參數(shù)的計算。應(yīng)變力測試系統(tǒng)是設(shè)計列車運行狀態(tài)地面安全監(jiān)測平臺的關(guān)鍵環(huán)節(jié),本文用DSP芯片開發(fā)的測試系統(tǒng)正是針對這一需要
  • 關(guān)鍵字: DSP  測試系統(tǒng)  信號完整性  應(yīng)變力  

確保信號完整性的電路板設(shè)計準(zhǔn)則

  •  信號完整性 (SI) 問題解決得越早,設(shè)計的效率就越高,從而可避免在電路板設(shè)計完成之后才增加端接器件。
  • 關(guān)鍵字: 信號完整性  電路板  設(shè)計準(zhǔn)則    

運用SPECCTRAQuest實現(xiàn)高速圖像處理電路設(shè)計

  • 電子設(shè)計應(yīng)用2004年第9期摘    要:本文介紹了以TMS320C6701為核心的高速處理電路的PCB設(shè)計。通過利用Cadence的SPECCTRAQuest軟件對關(guān)鍵信號進(jìn)行仿真,確定了其拓?fù)浣Y(jié)構(gòu),保證了信號的完整性,同時縮短了產(chǎn)品的開發(fā)周期,減少了開發(fā)成本。關(guān)鍵詞:SPECCTRAQuest;信號仿真;信號完整性;TMS320C6701引言隨著半導(dǎo)體工藝的迅猛發(fā)展,高速電路設(shè)計成為設(shè)計電路時必須要解決的問題。而高速設(shè)計所面臨的信號完整性問題(包括信號過沖和下沖,信號振鈴
  • 關(guān)鍵字: SPECCTRAQuest  TMS320C6701  信號仿真  信號完整性  
共74條 5/5 |‹ « 1 2 3 4 5

信號完整性介紹

  信號完整性   信號完整性是指信號在傳輸路徑上的質(zhì)量,傳輸路徑可以是普通的金屬線,可以是光學(xué)器件,也可以是其他媒質(zhì)。信號具有良好的信號完整性是指當(dāng)在需要的時候,具有所必需達(dá)到的電壓電平數(shù)值。差的信號完整性不是由某一單一因素導(dǎo)致的,而是板級設(shè)計中多種因素共同引起的。   中文名信號完整性   實 質(zhì)指信號在傳輸路徑上的質(zhì)量   多種因素差的信號完整性   包 括數(shù)字示波器、 [ 查看詳細(xì) ]

熱門主題

信號完整性    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473