新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 采用West Bridge架構(gòu)提升系統(tǒng)性能、縮短開發(fā)周期、并降低便攜式消費類電子產(chǎn)品的成本(08-100)

采用West Bridge架構(gòu)提升系統(tǒng)性能、縮短開發(fā)周期、并降低便攜式消費類電子產(chǎn)品的成本(08-100)

——
作者:Danny Tseng 賽普拉斯半導(dǎo)體公司數(shù)據(jù)通信事業(yè)部資深應(yīng)用工程師 時間:2009-02-25 來源:電子產(chǎn)品世界 收藏

   具有三個接口:一個處理器“P”端口、一個高速USB“U”端口,以及一個海量存儲“S”端口。“P”端口支持嵌入式處理器連接,同時還支持硬件 DMA 存取。采用靈活而可配置的“P”端口,可支持不同處理器上的各種標(biāo)準(zhǔn)接口。“U”端口提供USB2.0高速USB鏈接,“S”端口經(jīng)配置后能夠支持各種海量存儲器件,如 SD/SDHC、SDIO、MMC、CE-ATA以及SLC/MLC NAND 等。

本文引用地址:http://2s4d.com/article/91683.htm

  圖1中的紅色箭頭顯示了三個端口之間可能的數(shù)據(jù)路徑,其中所采用的是 實現(xiàn)了革命性突破的至獨立多媒體的同時鏈接 (SLIM) 架構(gòu)。該 SLIM構(gòu)架使所有三個數(shù)據(jù)路徑能夠同時運行,從而實現(xiàn)海量存儲與外設(shè)功能的多任務(wù)執(zhí)行。

  支持最新標(biāo)準(zhǔn)

  如前所述,當(dāng)前市場上的嵌入式處理器不能為最新的海量存儲和外設(shè)標(biāo)準(zhǔn)提供足夠的支持,有時甚至完全不能支持。 能支持 USB 2.0 高速等最新的外設(shè)連接標(biāo)準(zhǔn),此外還支持 SLC/MLC NAND、SD2.0 SDHC/SDIO、MMC4.2 以及 CE-ATA 等新型海量存儲器件。West Bridge器件的設(shè)計周期也大大比完全成熟的處理器設(shè)計周期要短。因此,我們可以預(yù)見,就像 PC 領(lǐng)域的南橋、北橋一樣,West Bridge 將成為嵌入式系統(tǒng)的必需的處理器,來支持最新的技術(shù)標(biāo)準(zhǔn)。

  優(yōu)化的高速USB與海量存儲性能

  圖 2 顯示了 USB 2.0 高速實施方案的典型示例,其中的嵌入式處理器集成了高速 USB SIE 與外部收發(fā)器。從PC傳出的數(shù)據(jù)首先穿過高速USB2.0信號高速管道,并緩沖至 SDRAM 中。處理器隨后從SDRAM讀取數(shù)據(jù),并寫入海量存儲設(shè)備。這一系列中間傳輸機制不僅會防礙系統(tǒng)充分發(fā)揮高速USB的性能,而且還會在軟件未經(jīng)認(rèn)真優(yōu)化的情況下顯著拖慢整體系統(tǒng)速度。因此,采用這種架構(gòu)通常不能獲得最佳的消費者使用體驗。

 

  圖 2 帶集成高速 USB 控制器的系統(tǒng)數(shù)據(jù)流程

  與圖2所示的架構(gòu)不同,圖3顯示的West Bridge架構(gòu)能夠直接將存儲器件連接至West Bridge。數(shù)據(jù)傳輸完全不會占用處理器資源,因為處理器不再位于數(shù)據(jù)路徑上,從而讓處理器留下更多的帶寬,使處理器能夠擁有更多的資源來處理更重要的任務(wù)。

 

  圖3 采用West Bridge實現(xiàn)的從PC到海量存儲單元的直接數(shù)據(jù)路徑



關(guān)鍵詞: 賽普拉斯 West Bridge Astoria

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉