FPGA基軟件無線電(04-100)
改進C/I 的智能天線和相控陣雷達射束形成器
本文引用地址:http://2s4d.com/article/80918.htm具具有大量元件和C/I改進的智能天線的相控真雷達正在成為下一代商用無線系統(tǒng)的共同關心的問題。這些系統(tǒng)可以處理大量帶寬并能來回傳送數據。建造一個能在多DDC間同步和多模塊間高速數據傳輸同步系統(tǒng)。
一個在40和20MHz帶寬實現的2×2射束形成器示于圖3。用兩個ICS-554采集4路模擬信道。對于20MHz帶寬,每個ICS-554產生4個單獨的射束,其中兩個射束送到其他數據采集板卡。每個板卡把內部產生的2個單獨射束與以其他ICS-554接收的2個單獨射束組合產生2個完整射束。對于低電壓晶體管—晶體管邏輯(LVTTL)400MBps,每個方向板之間的數據傳輸是200MBps。希望用低電壓差分傳輸(LVDS)接口能顯著地增加數據傳輸,增加帶寬。
在Pn4PMC用戶I/O上高速數據傳輸
在某些應用中,對于系統(tǒng)集成人員從商用現成PMC模塊用用戶定義的協(xié)議傳輸高速數據是更方便的,這使系統(tǒng)總線對于其他功能是空閑的。這樣一種協(xié)議通常用在前面板數據口(FPDF)協(xié)議,這是一種ANSI/VITA(美國國家標準委員會/VME bus行業(yè)貿易協(xié)會)標準。為了確保高速數據傳輸,ICS在用戶FPGA中已實現發(fā)送和接收核來支持PMC模塊的Pn4用戶I/0連接器的FPDA前面板數據口。因此,系統(tǒng)集成人員經FPDA在ICS PMC模塊上有無縫傳輸數據的方法。其他標準和專利數據傳輸協(xié)議也能在用戶FPGA中實現。
在Pn4用戶 I/O連接器上用LVDS信號傳輸可在PMC模塊間或從PMC模塊到母板實現高速數據傳輸。
結語
FPGA 正在成為無線電設計的主要部分。正在增加更多功能到FPGA。然而,FPGA和傳統(tǒng)DSP及GPP正在共存,而靈活的平臺將包括二者的混合。
對待FPGA,設計像執(zhí)行硬件設計,而不僅是一個軟件問題。在任務計劃階段是需要考慮的因素。■(益林)
評論