新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 小間距QFN封裝PCB設(shè)計串擾抑制分析

小間距QFN封裝PCB設(shè)計串擾抑制分析

作者: 時間:2015-07-09 來源:網(wǎng)絡(luò) 收藏

  值得注意的是,當我們調(diào)整了走線與參考平面的距離之后,差分線的阻抗也隨之發(fā)生變化,需要調(diào)整差分走線滿足目標阻抗的要求。芯片的SMT焊盤距離參考平面距離變小之后阻抗也會變低,需要在SMT焊盤的參考平面上進行挖空處理來優(yōu)化SMT焊盤的阻抗。具體挖空的尺寸需要根據(jù)疊層情況進行仿真來確定。

本文引用地址:http://2s4d.com/article/277029.htm

  

 

  從仿真結(jié)果可以看出,調(diào)整走線與參考平面的距離后,使用緊耦合并增加差分對之間的間距可以使差分對間的近端串擾在0~20G的頻率范圍內(nèi)減小8.8~12.3dB.遠端串擾在0~20G范圍內(nèi)減小了2.8~9.3dB.

  

 

  四、結(jié)論

  通過仿真優(yōu)化我們可以將由小間距封裝在上引起的近端差分串擾減小8~12dB,遠端串擾減小3~9dB,為高速數(shù)據(jù)傳輸通道提供更多裕量。本文涉及的串擾抑制方法可以在制定布線規(guī)則和疊層時綜合考慮,在設(shè)計初期避免由小間距封裝帶來的串擾風險。


上一頁 1 2 下一頁

關(guān)鍵詞: QFN PCB

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉