MF RC500-高集成ISO14443A 讀卡器設(shè)計(jì)(第二部分并口數(shù)據(jù))
4 .并口
4.1 所支持的微處理器接口概述:
MF RC500 支持與不同的微處理器直接接口可與個(gè)人電腦的增強(qiáng)型并口EPP 直接相連。
下表所示為MF RC500 所支持的并口信號(hào):
表1:并口描述
4.2 微處理器接口類型自動(dòng)檢測(cè)
在每次上電或硬復(fù)位后 MF RC500 也復(fù)位其并行微處理器接口模式并檢測(cè)當(dāng)前微處理器接口的類型MF RC500 在復(fù)位階段后根據(jù)控制腳的邏輯電平識(shí)別微處理器接口這是由固定管腳連接的組合見表2和一個(gè)專門的初始化程序?qū)崿F(xiàn)的見表3 。
表3:并口連接配置
4.3 獨(dú)立的讀/寫選通信號(hào)如下圖所示:
圖:獨(dú)立的讀/寫選通連接到微處理器
帶握手機(jī)制的共用讀/寫選通信號(hào)EPP
盡管在EPP 的標(biāo)準(zhǔn)中無片選信號(hào)的定義,MF RC500 的N_CS 允許禁止nDStrb 信號(hào)如果不用應(yīng)。
將其接到DVSS
在每次上電或硬復(fù)位后nWait 信號(hào)由A0 腳發(fā)出為高阻態(tài),nWait 將在復(fù)位后nAStrb 上的第一個(gè)下降沿時(shí)定義。
MF RC500 不支持讀地址周期。
評(píng)論