新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA的PCI總線接口原理研究與設計

基于FPGA的PCI總線接口原理研究與設計

作者: 時間:2010-03-05 來源:網絡 收藏

  ● 時序控制

  在時序控制程序中采用狀態(tài)機模型來實現不同時序的轉換。各種命令、數據交換、控制均在狀態(tài)機的管理下進行工作。PCI總線上的信號是并行工作的,因此,對應每個狀態(tài)必須明確其執(zhí)行的任務。這些任務要用VHDL的進程語句來描述所發(fā)生的事件。本設計中的狀態(tài)機共使用了6種狀態(tài),它以從設備響應狀況為依據,主要以DEVSEL#信號和TRDY#信號的狀況為依據。狀態(tài)機如圖1所示,分別對應空閑狀態(tài)(此狀態(tài)DEVSEL#、TRDY#和STOP#以及其他輸出信號為高阻態(tài));準備狀態(tài)、DEVSEL#和TRDY#均為高電平狀態(tài),DEVSEL#為低電平且TRDY#為高電平狀態(tài),DEVSEL#和TRDY#均為低電平狀態(tài);操作結束狀態(tài)(此狀態(tài)使DEVSEL#、TRDY#和STOP#維持一個周期高電平)。本系統(tǒng)接到復位信號后對系統(tǒng)進行復位,然后轉入空閑狀態(tài),在空閑狀態(tài)中采樣總線,并根據總線的變化來決定下一個時鐘上升沿后狀態(tài)機轉入何種狀態(tài),這些時序和程序中用到的信號都是基本且必須的,在進行開發(fā)時可以根據需要增添必要的狀態(tài)和信號,VHDL對狀態(tài)機的描述如下。

狀態(tài)機

  type pci_state is (Idle, Ready, DevTrdyHi, DevLoTrdyHi, DevTrdyLo, OprOver);

  signal c_state :pci_state;

  Idle為空閑狀態(tài);Ready為準備狀態(tài);DevTrdyHi表示DEVSEL#和TRDY#均為高電平狀態(tài);DevLoTrdyHi表示DEVSEL#為低電平且TRDY#為高電平狀態(tài);DevTrdyLo表示DEVSEL#和TRDY#均為低電平狀態(tài);OprOverr表示操作結束狀態(tài)。

  程序如下。

程序

程序

  下一步應列出每個狀態(tài)所對應的并發(fā)事件,寫出相關的進程。進程語句是一個并行語句,它定義進程被激活時將要執(zhí)行的特定行為。例如,在Ready狀態(tài)時,就要判斷從主設備方發(fā)來的地址信息是否與從設備地址相同,因此要寫出地址比較進程。



關鍵詞: FPGA PCI總線接口

評論


相關推薦

技術專區(qū)

關閉