節(jié)能型LED顯示屏是真還是偽?
圖1Led顯示屏基本架構(gòu)
在這個(gè)節(jié)能呼聲極高的時(shí)代,led顯示屏的進(jìn)一步節(jié)能又無可厚非的成為了這個(gè)行業(yè)追逐的支撐點(diǎn)。很多企業(yè)在這一點(diǎn)上進(jìn)行各方面改良,也的確在一定程度上有所改進(jìn),但是沒有從根源上解決問題。
市場上也出現(xiàn)了為數(shù)不多的節(jié)能驅(qū)動(dòng)IC,妄圖從根本上達(dá)到節(jié)能的效果,這也的確吸引了不少消費(fèi)者的注意力,并給予了相當(dāng)高的期待,很多l(xiāng)ed顯示屏廠家躍躍欲試,準(zhǔn)備搶先引進(jìn)這一技術(shù),獲得發(fā)展先機(jī)。但是,從led屏幕恒流驅(qū)動(dòng)器入手能否真的達(dá)到節(jié)能效果呢?我以為不能,至少在消費(fèi)者那里達(dá)不到。
可以分析一下:當(dāng)前節(jié)能led顯示屏主流的做法是運(yùn)用所謂的節(jié)能驅(qū)動(dòng)IC,然后各種led管芯分開供電。市場上出現(xiàn)的某些節(jié)能驅(qū)動(dòng)IC的轉(zhuǎn)折電壓可以降為0.2V或者0.1V,通常為0.65V左右,這樣的話,對于通常所需加5V的供電電壓,如今只需加4V或者3.5V,而電流設(shè)定不變,結(jié)果其功耗P=V*I,可降三成左右,從數(shù)據(jù)上來看,是可以達(dá)到節(jié)能的效果,但是這只是理論上的結(jié)果。實(shí)際上能不能實(shí)現(xiàn)這種效果呢?
首先,從供電電源來看,如圖2所示
圖2.開關(guān)電源原理圖
如果要將5V降為4V,整流肖特基正向壓降所占輸出電壓比重必然增加,開關(guān)電源輸出電壓越低,因整流肖特基正向電壓比重越高(其比重 X=V壓降/V輸出,輸出從5V降為4V,加入其壓降為0.5V,則其比重將從0.1上升為0.125,提高25%),電源輸出效率就越低,LED屏幕整體并沒有節(jié)能,節(jié)能的只是表象,并沒有實(shí)現(xiàn)真正意義上的節(jié)能作用。同時(shí),5V是標(biāo)稱值電壓,在市場運(yùn)用上已經(jīng)相當(dāng)成熟,啟用新的電源電壓,降低效率的同時(shí)只會(huì)增加成本,品質(zhì)也難保障,實(shí)現(xiàn)有困難。
其次,我們可以仔細(xì)的研究一下led屏幕驅(qū)動(dòng)IC,如圖3所示
圖3.LED屏幕驅(qū)動(dòng)IC內(nèi)部方框圖
點(diǎn)擊此處查看全部新聞圖片
輸出端為一個(gè)MOS開關(guān)管(如圖4),控制輸出端口的關(guān)或者開,輸出端口壓降即VDS=0.65V左右,這是工藝和材料所決定,要把VDS降為0.2V甚至0.1V,本身所需的面積必然增大。在MOS管的結(jié)構(gòu)中可以看到,在GS,GD之間存在寄生電容,而MOS管的驅(qū)動(dòng),實(shí)際上就是對電容的充放電。這個(gè)充放電的過程是需要段時(shí)間的,面積如果增加,在mos管上的寄生電容也會(huì)隨之增大,如此,導(dǎo)致的后果就是整個(gè)IC的端口響應(yīng)速度下降,這對于一個(gè)LED屏幕驅(qū)動(dòng)IC將是致命的弱點(diǎn),因此,想從IC上入手,把轉(zhuǎn)折電壓降低,同時(shí)使驅(qū)動(dòng)IC有足夠的響應(yīng)速度,也是難以實(shí)現(xiàn)的。
圖4.MOS管
綜上所述,目前從led屏幕驅(qū)動(dòng)IC和管芯分開供電上來達(dá)到節(jié)能的效果是不可能實(shí)現(xiàn)的,這只是一種掩蓋真相的偽技術(shù),只是為了吸引消費(fèi)者而提出的一種表象,這種方案無法從根本上解決節(jié)能的問題,而且會(huì)引入新的問題。
評論