新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 用CPLD實現(xiàn)單片機與ISA總線并行通信

用CPLD實現(xiàn)單片機與ISA總線并行通信

作者: 時間:2012-02-04 來源:網(wǎng)絡(luò) 收藏


IOCHRDY 用來使ISA接口等待5個時鐘周期;
DLY_D 延時輸入信號;
DLY_CK 延時等待時鐘信號;
DLY_CLR
等待清除信號,為開始下一次送數(shù)周期作準備;
DELAY 延時5個時鐘周期后的輸出信號,作為DLY_CLR信號的輸入;
SYSCLK ISA接口的系統(tǒng)時鐘信號。

在MCS51與PC104進行通信的過程中,DLY_D信號一直有效(高電平)。在信號SYSCLK的作用下,每5個時鐘周期DELAY信號有效一次,即為高電平。此時DLY_CLR信號有效(低電平),IOCHRDY信號變?yōu)楦唠娖?,PC104可以讀寫數(shù)據(jù)。

地址譯碼部分采用文本輸入方式,用ALTERA公司的硬件設(shè)計開發(fā)語言AHDL(ALTERA HARDWARE DESCRIPTION Language)。AHDL是一種模塊化的高級語言,完全集成于MAX+plusII系統(tǒng)中,特別適合于描述復(fù)雜的組合邏輯、狀態(tài)機和真值表,地址譯碼部分用文本輸入方式,這充分體現(xiàn)了文本輸入方式的優(yōu)點。文本輸入內(nèi)容如下:
SUBDESIGN Address
(
PCA[9..0] : INPUT;
AEN,IOR,IOW : INPUT;
RESETDR,DELAY : INPUT;
A[15..14] :INPUT;
RD,WR : INPUT;
DLY_D : OUTPUT;
DLY_CK : OUTPUT;
DLY_CLR : OUTPUT;
STATE : OUTPUT;
PCRD : OUTPUT;
PCWR : OUTPUT;
MCURD : OUTPUT;
MCUWR : OUTPUT;
)
BEGIN
!DLY_CLR=RESETDR#DELAY;
DLY_D=!AEN (PCA[9..1]=
=H"110");
DLY_CK=!AEN (PCA[9..1]=
=H"110")(!IOR # ! IOW);
!PCWR=!AEN(PCA[9..0]=
=H"220") !IOW;
!PCRD=!AEN(PCA[9..0]=
=H"220") !IOR;
!STATE=!AEN(PCA[9..0]=
=H"221")!IOR;
!MCSRD=([15..14]= =H"1") !RD;
!MCSWR=(A[15..14]= =H"2" !WR;
END;
說明:PCA[9..0]是PC104的地址信號,A[15..14]是單片機的地址信號,PC104用到端口地址220H和221H。



3 通信軟件設(shè)計

PC104是基于的,在系統(tǒng)軟件設(shè)計中要防止地址沖突。PC104中使用A0~A9地址位來表示I/O端口地址,即可有1024個口地址:前512個供系統(tǒng)板使用,后512個供擴充槽使用。當A9=0時表示為系統(tǒng)板上的口地址;A9=1時,表示擴充插槽接口卡上的口地址[2]。因此,采用保留的口地址220H和221H,保證不會發(fā)生地址沖突。

本程序中PC104采用查詢方式接收數(shù)據(jù),單片機用中斷方式接收數(shù)據(jù)。
#define pcreadwrite 0x220 /*PC104讀寫數(shù)據(jù)口地址*/
#define pcrdstate 0x221 /*PC104查詢狀態(tài)口地址*/
PC104寫數(shù)據(jù)函數(shù):
Void pcwrite(int port,unsigned char ch)
{ outportb(pcreadwrite,ch);
while ((inportb(pcrdstate)0x02)!=0x02);
/*等待單片機讀走數(shù)據(jù)*/
{ }
}
單片機讀子程序:
MCUWR:MOV DPTR,#4000H
MOVX A,@DPTR
RETI
PC104讀數(shù)據(jù)函數(shù):
Unsigned char pcread(int port)
{ while((inportb(pcrdstate)0x01)!=0x01);/*等待單片機寫數(shù)據(jù)*/
{}
return inportb(pcreadwrite);
}
單片機寫子程序:
MCUWR:MOV DPTR,#8000H
MOVX @DPTR,A
;等待PC104讀走數(shù)據(jù)
RET

4 結(jié)論

實現(xiàn)單片機與接口的,電路結(jié)構(gòu)簡單、體積小,1片芯片足夠,并且控制方便,實時性強,通信效率高。本設(shè)計方法已成功地應(yīng)用于作者開發(fā)的各種數(shù)據(jù)采集系統(tǒng)中,用作單片機與PC104之間的并行數(shù)據(jù)通信,效果非常理想。


上一頁 1 2 下一頁

關(guān)鍵詞: CPLD ISA總線 并行通信

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉