新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 偽彩LCD驅動SSD1770的接口設計

偽彩LCD驅動SSD1770的接口設計

作者: 時間:2012-10-22 來源:網絡 收藏

  

  

接口協(xié)議與這兩種MPU接口協(xié)議相比,可知的接口協(xié)議屬于8080系列MPU接口協(xié)議,因此,采用8080接口實現的連接。

SEP3203所用的接口引腳是外部存儲接口模塊(External Memory Interface,簡稱EMI)中的8位數據總線、輸出使能、寫使能、地址總線、NAND Flash準備就緒/忙和控制時鐘中低電平有效的Reset,EMI的功能即提供對外部存儲器的讀/寫接口。

SEP3203的主要引腳定義如下:

  nOE:讀使能信號,表示當前周期執(zhí)行讀操作。

  nWE:寫使能信號,表示當前周期執(zhí)行寫操作。

  LCD_nCSF:片選信號。

  DATA:外部數據總線。

  ADDR:外部地址總線。

  的主要引腳定義如下。

  D0-D7:并行接口方式,雙向數據總線。

  RES:復位信號輸入,低電平有效。

  D/C:數據或命令選擇引腳,若為1,則數據總線上的信息當做顯示數據,若為0,則數據總線上的信息發(fā)送到命令寄存器。

  CS:片選信號輸入,低電平有效。

  RD:與8080CPU接口時,為寫信號輸入,低電平有效。

  WR:與8080CPU接,用于寫信號(低電平有效)。

與8080系列CPU并行接口,由8位雙向數據腳D0-D7、RD、WR、D/C、CS組成,根據8080CPU接口協(xié)議,的D0-D7、RD、WR、RES、D/C、CS引腳分別與SEP3203的PORTB、nOE、nWE、LCD_RESET、ADDR2、LCD_nCSF引腳相連,如圖5所示。

CS信號直接由SEP3203的LCD_nCSF控制。如果CS是低電平且RD為低,則RD輸入作為讀數據鎖存信號;無論是從GDRRAM讀顯示數據還是從狀態(tài)寄存器讀狀態(tài)都需要D/C腳的控制,如果CS是低電平且WR為低,則WR輸入作為寫數據鎖存信號,無論是寫顯示數據到GDDRAM還是將命令寫入命令寄存器都需要D/C腳的控制,第一有效數據讀之前,需要一次虛擬讀。為了不產生錯誤操作,在SSD1770與SEP3203控制信號之間使用CMOS芯片,由圖5可知,控制信號D/C、CS、WR、RD都是單向的,所以使用1片單向的CMOS八位鎖存74LS373控制;而D0-D7是雙向的,因此采用1片雙向的74LS245緩沖,具體電路連接如圖5所示。

  

3 軟件設計

3.1 軟件系統(tǒng)

LCD的軟件驅動程序是在嵌入式操作系統(tǒng)Asix OS上運行的。Asix OS系統(tǒng)是由國家ASIC系統(tǒng)工程技術研究中心開發(fā)的一種嵌入式操作系統(tǒng),具有設計簡潔、模塊化、易移植、功耗低等特點,它是基于uITRON3.0的TKernel,由設備驅動、內核、文件系統(tǒng)、圖形用戶接口以及系統(tǒng)級服務5個模塊組成,結合LCD的具體運用,設計的Asix OS框架如圖6所示。

電能表相關文章:電能表原理


關鍵詞: LCD驅動 SSD1770 SEP3203

評論


相關推薦

技術專區(qū)

關閉