新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 單片機(jī)印制電路板的布線與工藝

單片機(jī)印制電路板的布線與工藝

作者: 時(shí)間:2014-01-13 來源:網(wǎng)絡(luò) 收藏

  的設(shè)計(jì)對系統(tǒng)能否非常重要。要本著盡量控制噪聲源、盡量減小噪聲的傳播與耦合,盡量減小噪聲的吸收這三大原則設(shè)計(jì)和布線。當(dāng)你設(shè)計(jì)時(shí),不仿對照下面的條條檢查一下。

  ·印制電路板要合理區(qū)分,系統(tǒng)通??煞秩齾^(qū),即模擬電路區(qū)(怕干擾),數(shù)字電路區(qū)(即怕干擾、又產(chǎn)生干擾),功率驅(qū)動區(qū)(干擾源)。

  ·印刷板按單點(diǎn)接電源、單點(diǎn)接地原則送電。三個(gè)區(qū)域的電源線、地線由該點(diǎn)分三路引出。噪聲元件與非噪聲元件要離得遠(yuǎn)一些。

  ·時(shí)鐘振蕩電路、特殊高速邏輯電路部分用地線圈起來。讓周圍電場趨近于零。

  ·I/O驅(qū)動器件、功率放大器件盡量靠近印刷板的邊,靠近引出接插件。

  ·能用低速的就不用高速的,高速器件只用在關(guān)鍵的地方。

  ·使用滿足系統(tǒng)要求的最低頻率的時(shí)鐘,時(shí)鐘產(chǎn)生器要盡量靠近用到該時(shí)鐘的器件。

  ·石英晶體振蕩器外殼要接地,時(shí)鐘線要盡量短,且不要引得到處都是。

  ·使用450的折線布線,不要使用900折線,以減小高頻信號的發(fā)射。

  ·單面板、雙面板,電源線、地線要盡量的粗。信號線的過孔要盡量少。

  ·4 層板比雙面板噪聲低20dB。6層板比4層板噪聲低10dB。經(jīng)濟(jì)條件允許時(shí)盡量用多層板。

  ·關(guān)鍵的線盡量短并要盡量粗,并在兩邊加上保護(hù)地。將敏感信號和噪聲場帶信號通過一條扁帶電纜引出的話,要用地線-信號-地線......的方式引出。

  ·石英振蕩器下面、噪聲敏感器件下面要加大地的面積而不應(yīng)該走其它信號線。

  ·任何信號線都不要形成環(huán)路,如不可避免,環(huán)路應(yīng)盡量小。

  ·時(shí)鐘線垂直于I/O線比平行于I/O線干擾小,時(shí)鐘線要遠(yuǎn)離I/O線。

  ·對A/D類器件,數(shù)字部分與模擬部分寧可繞一下也不要交叉。噪聲敏感線不要與高速線、大電流線平行。

  ·單片機(jī)及其它IC電路,如有多個(gè)電源、地端的話,每端都要加一個(gè)去耦電容。

  ·單片機(jī)不用的I/O端口要定義成輸出。

  ·每個(gè)集成電路要加一個(gè)去耦電容,要選高頻信號好的獨(dú)石電容式瓷片電容作去耦電容。去耦電容焊在印制電路板上時(shí),引腳要盡量短。

  ·從高噪聲區(qū)來的信號要加濾波。繼電器線圈處要加放電二極管??梢杂么粋€(gè)電阻的辦法來軟化I/O線的跳變沿或提供一定的阻尼。

  ·用大容量的鉭電容或聚脂電容而不用電解電容作電路充電的儲能電容。因?yàn)殡娊怆娙莘植茧姼休^大,對高頻無效。使用電解電容時(shí)要與高特性好的去耦電容成對使用。

  ·需要時(shí),電源線、地線上可加用銅線繞制鐵氧體而成的高頻扼流器件阻斷高頻噪聲的傳導(dǎo)。

  ·弱信號引出線、高頻、大功率引出電纜要加屏蔽。引出線與地線要絞起來。

  ·印刷板過大、或信號線頻率過高,使得線上的延遲時(shí)間大于等于信號上升時(shí)間時(shí),該線要按傳輸線處理,要加終端匹配電阻。

  ·盡量不要使用IC 插座,把IC直接焊在印刷板上,IC座有較大的分布電容。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉