時域時鐘抖動分析(上)二
ADS54RF63 的時鐘輸入帶寬為 ~2 GHz,但由于 RF 放大器和變壓器都具有 ~1 GHz 的 3-dB帶寬,因此有效 3-dB 時鐘輸入帶寬被降低至 ~500 MHz。“表 2”所示測得 SNR 結(jié)果證實(shí),就本裝置而言,實(shí)際時鐘輸入帶寬約為 500MHz。圖 10 所示 FFT 對比圖進(jìn)一步證實(shí)了 RF 放大器的寬帶噪聲限制了噪聲層,并降低了 SNR。
該實(shí)驗(yàn)表明,時鐘相位噪聲必需非常低或者帶寬有限,較為理想的情況是通過一個很窄的帶通濾波器。否則,由系統(tǒng)時鐘帶寬設(shè)定的整合上限會極大降低 ADC 的 SNR。
結(jié)論
本文介紹了如何準(zhǔn)確地估算采樣時鐘抖動,以及如何計(jì)算正確的上下整合邊界。“第 2 部分”將會介紹如何使用這種估算方法來推導(dǎo) ADC 的 SNR,以及所得結(jié)果與實(shí)際測量結(jié)果的對比情況。
評論