新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 從Flash和SRAM中觸發(fā)中斷的過程示例(二)

從Flash和SRAM中觸發(fā)中斷的過程示例(二)

作者: 時間:2013-09-24 來源:網(wǎng)絡(luò) 收藏
; TEXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; webkit-text-size-adjust: auto; webkit-text-stroke-width: 0px">  IMPORT start

  T1_IR EQU 0Xe0008000

  ENTRY

  ;*******************************************************************

  LDR PC,=start

  LDR PC,Undefined_Addr

  LDR PC,SWI_Addr

  LDR PC,Prefetch_Addr

  LDR PC,Abort_Addr

  DCD ;標(biāo)識

  LDR PC,IRQ_Addr

  ;*******************************************************************

  FIQ ISR已經(jīng)自己存放在了 0x1C,取代了放置在這里的LDR 指令

  ******************************************************************

  ;清 TIMER1 中斷

  MOV R8,#0x1

  LDR R9,=T1_IR

  STR R8,[R9]

  后面的用戶應(yīng)當(dāng)增加更多的代碼在這里。

  ;返回到C main

  SUBS PC,R14,#0x04

  ;*************************************************************************

  Undefined_Addr DCD Undefined_Handler



關(guān)鍵詞: Flash SRAM 觸發(fā)中斷

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉