接至AVDD的電容可用于抵消濾波器輸出端因壓擺時間過快而導致的峰值電壓增加。然而,選擇此值時必須小心,因為它會影響“確定外部元件值”部分討論的低通濾波器截止頻率。圖10顯示了壓擺率控制設置改為SR時鐘= 5、SR階躍= 2且C1電容值保持4.7 nF不變的結果。這樣,轉換時間就會在240 ms左右。濾波器輸出端的峰值幅度可通過增加C1值、配置更慢的壓擺率或通過兩者的組合來進一步降低。
圖10. AD5422輸出(通道1)和HART濾波器輸出(通道2),SR時鐘= 5,SR階躍= 2,C1 = 4.7 nF,C2 = NC
評論