使用LabVIEW FPGA模塊設(shè)計(jì)IP核
圖8:展示PWM發(fā)生器IP的使用方法的VI范例
總結(jié)
如果創(chuàng)建的IP代碼模塊靈活且易于使用,那么LabVIEW FPGA IP代碼模塊可以在應(yīng)用開(kāi)發(fā)中提供顯著的優(yōu)勢(shì)和節(jié)約。該文檔所介紹的指導(dǎo)方針將有助于確保IP可以方便地復(fù)用并無(wú)須為單個(gè)應(yīng)用進(jìn)行定制處理。
下面是在開(kāi)發(fā)任何LabVIEW FPGA IP過(guò)程中應(yīng)當(dāng)遵循的指導(dǎo)方針的總結(jié)列表:
I/O資源不應(yīng)嵌入在IP代碼模塊的框圖中。
請(qǐng)勿在IP中使用項(xiàng)目引用的存儲(chǔ)器讀寫(xiě)函數(shù)或FIFO讀寫(xiě)函數(shù)。如可能,使用一個(gè)VI scoped存儲(chǔ)塊或FIFO(LabVIEW 8.20)。
文檔化表述IP中存儲(chǔ)器(存儲(chǔ)器拓展例程存儲(chǔ)塊、FIFO和查詢表等)的所有使用。在IP的分布中包含任何存儲(chǔ)器拓展例程存儲(chǔ)塊VI。
不要在IP中包含任何循環(huán)結(jié)構(gòu)或等待/循環(huán)定時(shí)器函數(shù),除非這便是該IP的主要目標(biāo)。
在IP中使用局部變量存儲(chǔ)狀態(tài)信息。
文檔化表述IP的任何非正常的定時(shí)行為。
評(píng)論