新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于CPLD的鍵盤控制器設(shè)計

基于CPLD的鍵盤控制器設(shè)計

作者: 時間:2009-05-21 來源:網(wǎng)絡(luò) 收藏

當(dāng)同一列上的2個按鍵同時按下時,就可以避免在可編程邏輯器件LC4128V的兩個引腳上發(fā)生高低電平短接的非法情況。
3.2 編碼器的仿真波形
編碼器的仿真波形如圖7所示。

在圖7中,當(dāng)的第一行掃描電平為低時,根據(jù)4×4的掃描原理,只有當(dāng)?shù)谝涣械牡谝粋€鍵被按下時,C1才能為低。相應(yīng)的編碼電路輸出K3K2K1KO值為0001。只有當(dāng)?shù)诙械牡谝粋€鍵被按下時,C2才能為低,此時K3K2K1K0值為0010。同理,當(dāng)C3,C4分別為低時,K3K2K1K0值依次為0011,0100。依此方式編碼便可得到前15個按鍵的鍵值,而第16個按鍵的鍵值就要通過R4和L4相或非后產(chǎn)生單片機(jī)中斷信號,通知單片機(jī)來讀取它的鍵值0000。
3.3去抖動電路的仿真波形
去抖動電路的仿真波形如圖8所示。

在圖8中,當(dāng)按鍵過程中發(fā)生抖動時,經(jīng)過去抖動電路處理,DELYOUTl一直保持低電平。可見,抖動對鍵值的讀取并不產(chǎn)生影響。
3.4 控制器的整體仿真波形
鍵盤控制器的整體仿真波形如圖9所示。



關(guān)鍵詞: CPLD 鍵盤 制器設(shè)計

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉